当前位置:
首页
--
工业技术
--
自动化技术、计算机技术
--
计算技术、计算机技术
--
电子数字计算机(不连续作用电子计算机)
--
运算器和控制器(CPU)
NUMA架构下多线程访存分析系统与实现
基于多核处理器的混合负载能效优化方案的设计与实现
多核/众核体系结构下的访存优化机制研究
CPU缓存友好的图数据布局策略研究
基于ARM指令架构的微控制器系统设计与功能验证
AltiVec协处理器的软硬件协同设计
基于CPU-GPU异构并行系统的SmithWaterman及HEVC加速技术研究
基于通用可重构CPU的视觉处理API库研究
面向视觉信息处理的可重构单元阵列的研究与设计
一种高性能向量处理器的实现
基于CPU的归一化互相关算法波前斜率技术研究
基于时间冗余的指令级容错机制设计
面向雷达应用的粗粒度可重构处理器中数据缓存结构设计
ZW100 DSP内核设计与实现
eMMC控制器关键模块技术研究
系统级温度功耗均衡模型的研究
基于PowerPC架构X型微处理器浮点单元的分析与验证
基于忆阻器的加法器设计及其仿真分析
基于FPGA的DDR3 SDRAM控制器设计
基于串联寄存器和纯轮换寄存器构造de Bruijn序列的研究
MIC集群上彩虹表的构造与查找技术研究
基于GPU的矩阵乘法优化研究
面向多核处理器系统的可靠性与能耗优化调度研究
基于ARMv4架构的嵌入式微处理器设计
微处理器软错误脆弱性建模及缓解技术研究
基于eMMC的硬件电路设计及模型验证
多核片上互连方式研究
多媒体应用的软件并行化及低功耗优化方法的研究与实现
异构众核处理器的设计与实现
一种兼容MIPS32指令集的RISC微处理器的设计与验证
多核处理器程序最坏运行时间分析与实现
Intel MIC架构上不同编程模型性能研究
一款兼容Power架构微处理器逻辑内建自测试的设计与实现
32位MIPS微处理器内存管理单元的设计
基于14nm工艺GPU中显示模块的物理实现
X处理器DMA控制器设计与验证
基于CUDA的信号处理基本模块优化实现
基于UVM的微处理器浮点除法开方单元的验证
基于双逻辑的低功耗乘法器设计
16位RISC处理器的设计和FPGA实现
考虑负载差异性的多核处理器稳态温度及性能分析方法研究
面向多核竞争环境的多线程应用优化方法研究
基于ARM的心电实时监测系统的设计
集成CPU-GPU架构上的列存储连接优化技术研究
基于嵌入式移动GPU的图像编解码并行优化
基于GPU-like和GPU-CPU架构的异构片上网络的设计与研究
八位处理器的设计与验证
一种临近阈值电压下工作的高能量使用效率的快速加法器设计
基于自主CPU的NAND启动的实现
基于MFP主板的硬件系统设计
上一页
[12]
[13]
[14]
[15]
[16]
下一页