首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于时间冗余的指令级容错机制设计

摘要第8-10页
ABSTRACT第10-11页
第1章 绪论第12-17页
    1.1 研究背景第12-14页
    1.2 研究意义与内容第14-15页
    1.3 本文的组织结构第15-17页
第2章 可靠性的相关研究第17-26页
    2.1 研究概述第17-18页
    2.2 指令双执行第18-21页
        2.2.1 五级流水线第18页
        2.2.2 乱序执行第18-20页
        2.2.3 双执行第20-21页
    2.3 指令复用第21-26页
        2.3.1 动态指令复用第22-23页
        2.3.2 指令复用的流水线结构第23-26页
第3章 基于时间冗余的可靠站系统设计第26-37页
    3.1 保留站第26页
    3.2 可靠站的体系结构第26-31页
        3.2.1 可靠站的概念第26-27页
        3.2.2 可靠站的方案设计第27-29页
        3.2.3 可靠站的状态转化模型第29页
        3.2.4 可靠站的容错规则示例第29-31页
    3.3 可靠站的流水线结构第31-35页
        3.3.1 超标量流水线概述第31页
        3.3.2 可靠站流水线第31-32页
        3.3.3 可靠站与双执行的流水线对比第32-35页
    3.4 可靠站系统的容错性能第35-37页
第4章 基于相关度的指令调度设计第37-50页
    4.1 相关性指令调度的应用场景第37-38页
    4.2 基于可靠站的相关性指令调度算法第38-46页
        4.2.1 相关性指令间的消费者-生产者模型第38-41页
        4.2.2 相关性指令调度的算法流程第41-43页
        4.2.3 相关性指令调度的算法实现第43-46页
    4.3 相关性指令调度的实例演示第46-50页
第5章 实验结果与性能分析第50-58页
    5.1 基于Simplescalar的实验平台介绍第50-52页
        5.1.1 Simplescalar模拟器第50-51页
        5.1.2 模拟器参数配置第51-52页
    5.2 可靠站的性能分析第52-56页
        5.2.1 可靠站的IPC性能分析第52-54页
        5.2.2 软错误的出现频率对可靠站性能的影响第54-55页
        5.2.3 可靠站的容量对其性能的影响第55-56页
    5.3 相关性指令调度的性能分析第56-58页
第6章 总结与展望第58-59页
参考文献第59-64页
致谢第64-65页
攻读学位期间发表的学术论文目录第65-66页
附件第66页

论文共66页,点击 下载论文
上一篇:干细胞对人皮肤组织修复再生作用及关键调控因子的研究
下一篇:豌豆蛋白挤压组织化机理及工艺优化