中文摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-16页 |
1.1 背景及意义 | 第8-9页 |
1.2 研究现状 | 第9-14页 |
1.2.1 片上系统SoC | 第9-12页 |
1.2.2 微控制器 | 第12-14页 |
1.2.3 功能验证 | 第14页 |
1.3 论文的主要内容和安排 | 第14-16页 |
第二章 微控制器系统整体的设计 | 第16-25页 |
2.1 微控制器系统的整体结构 | 第16-17页 |
2.2 微控制器内核 | 第17-22页 |
2.2.1 流水线技术简介及在微控制器中的应用 | 第17-19页 |
2.2.2 ARM指令集 | 第19-20页 |
2.2.3 ARMv4 指令集简介 | 第20-22页 |
2.3 微控制器的外设 | 第22-23页 |
2.4 微控制器的总线选择 | 第23-24页 |
2.4.1 Wishbone总线控制器与仲裁器的设计 | 第24页 |
2.5 本章小结 | 第24-25页 |
第三章 微控制器内核的设计 | 第25-33页 |
3.1 ARMv4 指令集分析 | 第25-27页 |
3.2 五级流水模块设计 | 第27-32页 |
3.2.1 取指级模块 | 第27-28页 |
3.2.2 译码级模块 | 第28-29页 |
3.2.3 执行级模块 | 第29-31页 |
3.2.4 访存级模块 | 第31页 |
3.2.5 回写级模块 | 第31-32页 |
3.3 协处理器 | 第32页 |
3.4 本章小结 | 第32-33页 |
第四章 微控制器外围设备的设计 | 第33-46页 |
4.1 I~2C主控制器的设计 | 第33-39页 |
4.1.1 I~2C总线系统基本结构与原理 | 第33-34页 |
4.1.2 I~2C总线接口的内部结构 | 第34-35页 |
4.1.3 I~2C的具体时序过程与特点 | 第35-36页 |
4.1.4 I~2C控制器的详细设计 | 第36-39页 |
4.2 通用异步收发传输器设计 | 第39-44页 |
4.2.1 UART基本原理 | 第40-41页 |
4.2.2 UART的具体设计 | 第41-44页 |
4.3 通用输入/输出接口 | 第44页 |
4.4 定时器 | 第44-45页 |
4.5 中断控制器的设计 | 第45页 |
4.6 本章小结 | 第45-46页 |
第五章 基于UVM的验证平台的搭建 | 第46-51页 |
5.1 验证流程 | 第46-47页 |
5.2 验证策略 | 第47-48页 |
5.3 验证平台 | 第48-50页 |
5.4 本章小结 | 第50-51页 |
第六章 微控制器系统的仿真和验证 | 第51-58页 |
6.1 对内核的测试 | 第51-55页 |
6.1.1 直接测试 | 第51-54页 |
6.1.2 随机测试 | 第54-55页 |
6.2 对UART的测试 | 第55-56页 |
6.3 对I2C主控制器的测试 | 第56-57页 |
6.4 其它测试 | 第57页 |
6.5 本章小结 | 第57-58页 |
第七章 总结与展望 | 第58-59页 |
参考文献 | 第59-63页 |
致谢 | 第63-64页 |
附录A | 第64-70页 |
附录B | 第70-71页 |
附录C | 第71-76页 |
附录D | 第76-78页 |