当前位置:
首页
--
工业技术
--
自动化技术、计算机技术
--
计算技术、计算机技术
--
电子数字计算机(不连续作用电子计算机)
--
运算器和控制器(CPU)
基于HyperX多核平台的9/7小波变换实现
兼容MCS-51指令集的软核设计
C8051F微控制器数字外设设计与集成
基于多总线可重构处理器的L2Cache的设计与验证
异构双核核间松耦合通信方法研究
支持多模浮点乘加器的设计与实现
嵌入式多核DSP并行编程模型的设计与实现
基于VMM的多核处理器共享缓存的研究与验证
互连网络的最小边界和可诊断性研究
C6000系列DSP测试系统设计与实现
基于亚字并行技术的128位SIMD算术单元设计
前导零预测逻辑的设计与应用
基于Power ISA指数对数估计值指令的设计
基带芯片中CPU的低功耗设计
基于DM8127 DSP处理器的自动报靶终端硬件设计
CPU-GPU异构平台的性能优化研究及其在实时信号模拟技术中的应用
基于多核的并行相似连接
容错处理器阵列的快速重构算法研究
基于FPGA平台的众核处理器验证系统研究与实现
基于混合硬件/软件的以加速器为中心的异构架构研究
面向智能硬件的低功耗加速器系统设计
MIPS架构CPU设计及SoC系统实现
多核数字信号处理系统中高速缓存配置与布局研究
应用于DSP系统的能量感知技术研究
异构多处理器嵌入式平台研究与实现
基于改进型Booth算法的大数乘法器的设计与验证
魂芯DSP软件流水框架的研究与实现
基于CPU-Phi异构架构的高性能图计算系统
实时系统的可靠性驱动任务调度机制研究
综合数据信息处理平台的研制
基于任务阶段迁移的异构多核能效优化问题研究
移动平台游戏应用功耗优化
多功能磁控光纤信号处理器件研究
余数系统中算法单元及关键技术研究
基于PowerPC的安全隔离执行架构设计
高性能向量协处理器的运算单元设计与FPGA实现
高维度FFT加速器设计及硬件实现
支持混合计算模式的异构多核系统若干关键技术的研究
多核系统中通用浮点处理器的研究与设计
高性能硬件加速器的实现
QCA加法器及触发器的容错设计
系统级异构多核混合精度可编程模拟器实现
基于多核DSP的高性能处理平台设计
功耗受限情况下多核处理器能效优化技术
基于FPGA的CPU的IP核设计与实现--针对EDA任务教学模型的实验系统的建设
面向新型异构众核系统的多设备协同并行计算关键技术研究
基于异构多核处理器的准直图像嵌入式处理平台研究
基于PowerPC体系结构的乘法器设计与验证
基于PowerPC的浮点单元设计与验证
手机基带处理器系统控制单元的设计与验证
上一页
[14]
[15]
[16]
[17]
[18]
下一页