当前位置:
首页
--
工业技术
--
自动化技术、计算机技术
--
计算技术、计算机技术
--
电子数字计算机(不连续作用电子计算机)
--
运算器和控制器(CPU)
片上网络端到端任务截止期规划问题的研究
实时系统中基于DVS与Cache划分技术的节能研究
片上网络有环通信集的实时调度研究
基于HSA的Kaveri测试与优化
基于Openrisc的可重塑芯片设计
片上多处理器通信结构中的多任务调度研究
基于ARM处理器的数据压缩存储算法研究
加固便携计算机主板设计与实现
可配置EDGE处理器执行单元的分析与设计
SIMT线程调度模型分析及优化
基于高性能通用处理器的软基站及其资源调度研究
基于SPARC架构面向确定性重演的多核访存竞争记录方法的研究
基于DSP的高精度信号发生器设计及其在机械测试中的应用
基于SOPC技术的专用MCU设计
基于SOC系统的半自动生化分析仪的设计
逸珑8133的可靠性试验的研究
支持对称多核处理器的嵌入式实时操作系统研究与实现
片上多核处理器软错误问题的研究
高性能多核处理器的低功耗片上网络研究
高性能浮点三角函数运算部件的设计与验证
高性能X处理器浮点部件的实现和优化
高性能M-DSP仿真/调试部件的设计与实现
高性能DSP的IP核设计与功能验证
高性能DSP取指和指令派发部件的设计与验证
高性能DSP内核的综合优化与验证
高性能DSP内核物理设计的时序优化
高性能DSP内核二级Cache的时序优化
面向大数据中图搜索问题的流处理器实现与评测
面向图搜索的流加速部件片上数据通路的设计、实现及性能优化
面向向量处理器的QR分解算法设计与实现
面向Xilinx Virtex-7的DMA数据传输软硬件系统设计实现及在BFS算法中的应用
面向M-DSP的功耗管理模块设计
面向GPDSP科学计算的高性能DMA传输方式的设计与实现
集成众核平台科学计算应用性能测评和优化研究
片上集群体系结构验证关键技术研究
片上网络开关分配的设计与分析
片上多核同步单元的研究实现及片间扩展
多级门控时钟网络设计优化
多核多线程处理器访存并行性分析与优化
多核处理器功耗和性能模型
多核X-DSP芯片复位与启动控制部件的设计与实现
多核CPU可测性设计关键技术研究
多FPGA原型验证平台关键模块的设计与实现
基于飞腾处理器的存储系统IO调度优化
基于指令部件结构自适应的多核温度管理技术
基于多模拟器协同模拟的微处理器验证技术研究
基于“YHFT-XDSP”XMC接口的预取结构的设计与实现
基于YHFT-QDSP的多核编程和优化方法的研究与应用
基于SDN的Floodlight控制器应用开发的设计与实现
基于OpenMP的多核DSP并行优化方法的研究及应用
上一页
[10]
[11]
[12]
[13]
[14]
下一页