首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

支持混合计算模式的异构多核系统若干关键技术的研究

致谢第7-8页
摘要第8-9页
ABSTRACT第9-10页
第一章 绪论第17-22页
    1.1 多核技术第17页
    1.2 可重构技术第17-18页
    1.3 多核任务调度第18页
    1.4 同时多线程第18页
    1.5 研究现状第18-20页
        1.5.1 多核计算系统第18-19页
        1.5.2 可重构技术第19-20页
    1.6 主要研究内容第20页
    1.7 课题来源第20页
    1.8 论文组织结构第20-22页
第二章 异构多核计算系统结构分析与介绍第22-38页
    2.1 目标系统的系统结构和数据传递机制第22-24页
        2.1.1 系统结构第22-23页
        2.1.2 数据传递机制第23-24页
        2.1.3 系统工作流程第24页
    2.2 目标系统各部分简介第24-29页
    2.3 目标系统瓶颈第29-30页
    2.4 改进方案第30页
    2.5 系统规范化方案第30-34页
    2.6 目标系统编程方法第34-37页
        2.6.1 编程步骤第34-35页
        2.6.2 程序编写举例第35-37页
    2.7 本章小结第37-38页
第三章 主控制单元设计方案第38-58页
    3.1 功能介绍与设计目标第38页
    3.2 设计原理简介第38-42页
    3.3 主控制单元体系结构第42-45页
        3.3.1 网络接口模块体系结构第43-44页
        3.3.2 任务分发模块体系结构第44-45页
    3.4 关键设计技术简介第45-49页
        3.4.1 任务指令的寄存器重命名第45-46页
        3.4.2 任务指令的动态调度第46-47页
        3.4.3 虚拟寄存器第47-48页
        3.4.4 访存指令中载入指令的优化改造第48-49页
    3.5 关键模块介绍第49-54页
        3.5.1 取指模块第49-51页
        3.5.2 译码模块第51页
        3.5.3 寄存器重命名模块第51页
        3.5.4 调度器模块第51-52页
        3.5.5 发射模块第52-54页
        3.5.6 写回模块第54页
        3.5.7 提交模块第54页
    3.6 多线程改造第54-56页
        3.6.1 取指模块第55页
        3.6.2 调度器模块第55-56页
        3.6.3 体系寄存器-虚拟寄存器映射表和提交模块第56页
    3.7 工作模式第56-57页
    3.8 本章小结第57-58页
第四章 可重构计算单元设计第58-71页
    4.1 设计思想与设计目标第58页
    4.2 工作模式介绍第58-59页
    4.3 可重构计算单元体系结构第59-60页
    4.4 控制层设计方案第60-64页
        4.4.1 功能说明第60页
        4.4.2 内部模块介绍第60-64页
    4.5 运算层设计方案第64-68页
        4.5.1 功能说明第64页
        4.5.2 结构介绍第64-67页
        4.5.3 执行部件重构示例和计算位置约定第67-68页
    4.6 存储层设计方案第68-69页
        4.6.1 功能说明第68页
        4.6.2 结构介绍第68页
        4.6.3 数据存储约定第68-69页
        4.6.4 存储层重构第69页
    4.7 常见典型算法优化第69-70页
    4.8 本章小结第70-71页
第五章 设计测试与验证第71-88页
    5.1 主控制单元和可重构计算单元的硬件实现与系统集成第71-72页
    5.2 主控制单元功能验证第72-73页
        5.2.1 软件测试验证第72-73页
        5.2.2 硬件实现验证第73页
    5.3 主控制单元任务指令发射性能测试第73-78页
        5.3.1 普通模式测试第73-74页
        5.3.2 乱序多发射模式测试第74-75页
        5.3.3 多线程模式测试第75-78页
    5.4 可重构计算单元功能验证第78页
    5.5 可重构计算单元性能测试第78-82页
        5.5.1 基本向量运算测试第78-80页
        5.5.2 矩阵乘法运算测试第80-81页
        5.5.3 FFT性能测试第81页
        5.5.4 多单元加速比测试第81-82页
    5.6 全系统算法映射测试第82-87页
        5.6.1 大点数FFT映射实验第82-84页
        5.6.2 混合工作模式兼容性测试第84-85页
        5.6.3 卷积神经网络映射实验第85-87页
    5.7 本章小结第87-88页
第六章 总结与展望第88-89页
    6.1 论文的主要工作和创新点第88页
    6.2 后续研究展望第88-89页
参考文献第89-92页
攻读硕士学位期间的学术活动及成果情况第92页

论文共92页,点击 下载论文
上一篇:多核系统中通用浮点处理器的研究与设计
下一篇:Doherty射频功率放大器的研究与设计