前导零预测逻辑的设计与应用
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-23页 |
1.1 研究的背景及意义 | 第15-16页 |
1.2 IEEE-754浮点算术标准 | 第16-19页 |
1.2.1 浮点数表达格式 | 第16-18页 |
1.2.2 运算结果符号的产生规则 | 第18页 |
1.2.3 规格化和非规格化规则 | 第18-19页 |
1.2.4 舍入规则 | 第19页 |
1.3 前导零预测逻辑的国内外发展现状 | 第19-21页 |
1.4 论文的基本结构 | 第21-23页 |
第二章 前导零预测技术基础 | 第23-37页 |
2.1 基本的前导零预测算法 | 第23-27页 |
2.2 经典前导零预测器实现 | 第27-30页 |
2.2.1 操作数间关系的编码 | 第27页 |
2.2.2 前导零位置的预测 | 第27-30页 |
2.3 浮点乘加中的前导零预测 | 第30-35页 |
2.3.1 浮点乘加器的基本流程 | 第31-33页 |
2.3.2 传统乘加器中前导零预测器的实现 | 第33-35页 |
2.4 本章总结 | 第35-37页 |
第三章 前导零预测器算法研究 | 第37-55页 |
3.1 并行纠错前导零预测算法 | 第37-44页 |
3.1.1 误差出现情况的分析 | 第37-40页 |
3.1.2 并行纠错树 | 第40-44页 |
3.2 基于进位信号纠错前导零预测算法 | 第44-47页 |
3.3 三操作数前导零预测算法 | 第47-54页 |
3.3.1 算法分析 | 第47-52页 |
3.3.2 前导零位置的预测 | 第52-54页 |
3.4 本章总结 | 第54-55页 |
第四章 前导零预测器电路设计与验证 | 第55-75页 |
4.1 前导零检测模块 | 第56-59页 |
4.2 并行纠错前导零预测器结构 | 第59-63页 |
4.2.1 并行纠错前导零预测器的整体结构 | 第59-60页 |
4.2.2 预编码模块的电路结构 | 第60-61页 |
4.2.3 并行纠错树模块的电路结构 | 第61-63页 |
4.3 基于进位信号纠错的前导零预测器结构 | 第63-65页 |
4.3.1 进位纠错前导零预测器的整体结构 | 第63页 |
4.3.2 进位纠错的电路实现 | 第63-65页 |
4.4 三操作数前导零预测器结构 | 第65-67页 |
4.5 前导零预测器的整体结构分析 | 第67-68页 |
4.6 前导零预测器验证与逻辑综合 | 第68-73页 |
4.6.1 前导零预测器的功能验证 | 第68-72页 |
4.6.2 前导零预测器的逻辑综合 | 第72-73页 |
4.7 本章总结 | 第73-75页 |
第五章 总结与展望 | 第75-77页 |
参考文献 | 第77-79页 |
致谢 | 第79-81页 |
作者简介 | 第81-82页 |