当前位置:
首页
--
工业技术
--
无线电电子学、电信技术
--
通信
--
通信理论
--
相位锁定、锁相技术
一种3-6GHz宽带锁相环的研究与设计实现
高性能小数分频模拟锁相环关键技术研究
基于65nm工艺的FPGA内嵌3MHz-450MHz可配置电荷泵锁相环设计研究
高精度锁相环抖动测量电路的研究与设计
基于无过冲环路滤波器的锁相环设计与验证
10GHz压控振荡器及锁相环的研究与设计
一种应用于TDC的倍频延迟锁相环电路设计
小数分频频率综合器的研究与实现
10GHz展频锁相环研究与设计
一种抗辐照电荷泵锁相环的设计与实现
一种基于sigma-delta调制的高精度锁相环电路设计与实现
锁相环相位噪声模型及测量方法研究
应用于锁相环的Flying-Adder电路研究
高频CMOS数字锁相环关键技术研究
65nm高速低功耗电荷泵锁相环研究与设计
433/915MHz频段电荷泵锁相环的设计
一种低噪声CMOS电荷泵锁相环的研究与设计
基于FPGA的全数字延时锁相环研究与设计
2000w单相光伏并网逆变器的研究
纳米工艺下CMOS集成电路抗辐射加固锁存器设计
应用于时钟发生器的延迟锁相环的设计
CMOS快速锁定锁相环的研究与设计
可编程抗辐射锁相环设计
CMOS高分辨率宽带锁相环电路设计
智能型锁相环频率综合器
一种具有小数分频功能的锁相环的设计与实现
低杂散、低噪声锁相倍频信号源设计
毫米波射频前端CMOS集成锁相环分析与设计
基于全差分环形振荡器的电荷泵锁相环设计
一种高速电荷泵锁相环的设计与实现
低抖动延迟锁相环的研究
光学锁相环技术研究
基于线性增强TDC的全数字锁相环设计
一种CMOS电荷泵锁相环设计
Ka波段低相噪锁相倍频源
10GHz自适应锁相技术的研究
小数分频锁相环的设计
1.5GHz低相位噪声CMOS锁相环的设计与实现
快速自适应全数字锁相环的研究与设计
锁相环辐射加固设计研究
不同频率标称值之间的高精度锁定技术
全数字锁相环的研究与设计
CMOS工艺下锁相环的研究与设计
高速SERDES接口建模与锁相环设计
一种低复杂度的线性全数字锁相环的设计与实现
基于FPGA的数字锁相环与直接数字频率合成器设计与实现
CMOS高速可调频锁相环设计
S波段级联偏置锁相频率源的研究
应用于ADC测量的一种宽调谐差分型电荷泵锁相环的设计
应用于手机DDR控制芯片的延迟锁相环设计
[1]
[2]
[3]
[4]
[5]
下一页