当前位置:
首页
--
工业技术
--
无线电电子学、电信技术
--
通信
--
通信理论
--
相位锁定、锁相技术
数字射频中全数字锁相环技术的研究
基于FPGA技术的相位频率跟踪方法的研究
微处理器中锁相环的设计
基于CMOS工艺的电荷泵锁相环的设计
CMOS集成电荷泵锁相环的理论研究与电路设计
锁相环中单粒子瞬变效应的分析与加固
高性能低噪声锁相环分析与设计
锁相环SET效应敏感性分析与设计加固
可编程快速锁定电荷泵型锁相环的设计与实现
用于HDMI发送器的电荷泵锁相环研究与设计
改进的用于FPGA的数字锁相环电路设计
高清晰多媒体接口发送器内锁相环的设计
双通道高频锁相环路测试方法的研究
32位微处理器数字CMOS延迟锁相环的设计
FPGA内全数字延时锁相环的设计
用于高速ADC时钟系统的高性能锁相环研究
L波段锁相环快跳频方法的研究
基于FPGA的全数字锁相环的设计与应用
多普勒频偏条件下锁相环的捕获与跟踪技术研究
带宽自适应高阶全数字锁相环的研究与设计
一种用于时钟恢复电路的高速电荷泵锁相环设计
串行RapidIO中数模混合锁相环设计
1~32倍频低抖动锁相环的设计与实现
宽调节范围快速捕获锁相环设计与实现
基于多相时钟产生电路的DLL的研究与应用
多相位数字延迟锁相环研究与设计
一种时域全数字锁相环的设计
一种用于DC-DC中电荷泵锁相环的设计
基于数字PI运算的全数字锁相环结构设计与仿真
采样锁相环电路的建模与稳定性分析
一种2.5GHz锁相环时钟发生器的设计
非理想电压条件下软件锁相环的相位跟踪技术研究
微惯性器件中电荷泵锁相环模块的设计
基于FPGA的全数字锁相环的研究与设计
基于模糊控制算法的带宽自适应全数字锁相环研究与设计
电荷泵锁相环Z域分析与低噪设计
低噪声电荷泵锁相环分析与设计
短波段频率数字合成与精确测量技术
锁相环的研究与设计--用于DSP芯片时钟发生器
基于65nm工艺下的电荷泵锁相环的设计
48MHz sigma-delta analog PLL的分析和设计
全数字锁相环量化噪声的非线性模型改良及其在相位噪声中的验证
应用于高速PHY-HDMI发送器的宽频锁相环
快速锁定全数字锁相环的分析与设计
一种多相位输出延迟锁相环的研究和设计
高纯度小数分频锁相环设计
全数字锁相环电路的设计与实现
抗辐射锁相环设计
光锁相环环路设计与仿真研究
科斯塔斯光锁相环的研究
上一页
[2]
[3]
[4]
[5]
[6]
下一页