摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第13-14页 |
缩略语对照表 | 第14-18页 |
第一章 绪论 | 第18-24页 |
1.1 选题背景 | 第18-19页 |
1.2 国内外研究概况 | 第19页 |
1.3 锁相环中的基础概念 | 第19-21页 |
1.3.1 杂散 | 第19-20页 |
1.3.2 环路带宽 | 第20页 |
1.3.3 输出频率的分辨率 | 第20页 |
1.3.4 锁定时间 | 第20-21页 |
1.4 论文研究的主要内容 | 第21页 |
1.5 论文组织结构安排 | 第21-24页 |
第二章 电荷泵锁相环基本模块电路 | 第24-54页 |
2.1 鉴频鉴相器(PFD) | 第24-26页 |
2.2 电荷泵(charge pump,CP) | 第26-30页 |
2.2.1 电荷泵的工作原理 | 第26-27页 |
2.2.2 电荷泵的非理想性与盲区 | 第27-29页 |
2.2.3 一种常用的电荷泵的基本结构 | 第29-30页 |
2.3 环路滤波器(LPF) | 第30-36页 |
2.4 压控振荡器(VCO) | 第36-39页 |
2.5 分频器(divider) | 第39-41页 |
2.5.1 双模分频器(double modulus divider,DMD) | 第39-40页 |
2.5.2 多模分频器(multi-modulus frequency divider,MMD) | 第40-41页 |
2.6 ΔΣ调制器(Delta Sigma Modulator, DSM) | 第41-53页 |
2.6.1 ΔΣ调制技术 | 第41-45页 |
2.6.2 ΔΣ调制器的工作原理概述 | 第45-46页 |
2.6.3 ΔΣ调制器的结构 | 第46-53页 |
2.7 本章小结 | 第53-54页 |
第三章 锁相环系统分析与噪声分析 | 第54-76页 |
3.1 锁相环的系统分析 | 第54-56页 |
3.2 锁相环的噪声分析 | 第56-60页 |
3.2.1 噪声的简介 | 第56-57页 |
3.2.2 相位噪声 | 第57-59页 |
3.2.3 时钟抖动 | 第59-60页 |
3.3 锁相环的噪声特性 | 第60-69页 |
3.3.1 相位噪声的定义 | 第60-61页 |
3.3.2 抖动与相噪的换算 | 第61页 |
3.3.3 PFD和CP的噪声 | 第61-62页 |
3.3.4 滤波器噪声 | 第62-63页 |
3.3.5 压控振荡器噪声 | 第63-66页 |
3.3.6 分频器相位噪声 | 第66-67页 |
3.3.7 锁相环整体噪声分析 | 第67-69页 |
3.4 ΔΣ引入噪声分析 | 第69-74页 |
3.4.1 量化噪声 | 第69页 |
3.4.2 ΔΣ调制器噪声分析与抑制 | 第69-74页 |
3.5 本章小结 | 第74-76页 |
第四章 锁相环的行为级建模 | 第76-82页 |
4.1 基于simulink平台的行为级建模 | 第76-79页 |
4.2 PVT对锁相环相位裕度影响的仿真 | 第79-81页 |
4.3 本章小结 | 第81-82页 |
第五章 小数型锁相环设计与性能评估 | 第82-114页 |
5.1 设计说明 | 第82页 |
5.2 鉴频鉴相器的设计 | 第82-85页 |
5.3 电荷泵的设计 | 第85-90页 |
5.4 压控振荡器的设计 | 第90-96页 |
5.4.1 LC振荡器的工作原理及噪声抑制 | 第90-92页 |
5.4.2 LC VCO的常见基本结构 | 第92-96页 |
5.5 环路滤波器设计 | 第96-98页 |
5.6 分频器的设计 | 第98-111页 |
5.6.1 双模分频器结构原理(DMD) | 第98-104页 |
5.6.2 多模分频器结构原理(MMD) | 第104-105页 |
5.6.3 分频器末端的重新计时 | 第105-107页 |
5.6.4 常用触发器电路分析 | 第107-108页 |
5.6.5 ΔΣ调制器的设计 | 第108-111页 |
5.7 锁相环系统的性能评估 | 第111-113页 |
5.8 本章小结 | 第113-114页 |
第六章 结论 | 第114-116页 |
参考文献 | 第116-122页 |
致谢 | 第122-124页 |
作者简介 | 第124页 |