CMOS高速可调频锁相环设计
中文摘要 | 第3-4页 |
Abstract | 第4页 |
第1章 绪论 | 第8-14页 |
1.1 课题研究的目的和意义 | 第8-9页 |
1.2 国内外同类课题研究现状及发展趋势 | 第9-12页 |
1.3 论文的研究内容及结构安排 | 第12-14页 |
第2章 锁相环的工作原理 | 第14-25页 |
2.1 锁相环概述 | 第14页 |
2.2 电荷泵锁相环工作原理 | 第14-22页 |
2.2.1 分频器(DIV) | 第15页 |
2.2.2 鉴频鉴相器(PFD) | 第15-18页 |
2.2.3 电荷泵(CP) | 第18页 |
2.2.4 滤波器(LPF) | 第18-20页 |
2.2.5 压控振荡器(VCO) | 第20-22页 |
2.3 锁相环关键技术指标分析 | 第22-24页 |
2.3.1 输出频率 | 第22页 |
2.3.2 锁定时间 | 第22-23页 |
2.3.3 相位噪声 | 第23页 |
2.3.4 抖动 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第3章 锁相环电路设计及仿真 | 第25-58页 |
3.1 锁相环整体电路结构 | 第25页 |
3.2 鉴频鉴相器的设计与仿真 | 第25-32页 |
3.2.1 鉴频鉴相器电路设计 | 第25-29页 |
3.2.2 鉴频鉴相器电路仿真 | 第29-32页 |
3.3 电荷泵电路设计与仿真 | 第32-38页 |
3.3.1 电荷泵中的非理想因素 | 第32-33页 |
3.3.2 电荷泵电路设计 | 第33-34页 |
3.3.3 电荷泵电路仿真 | 第34-38页 |
3.4 压控振荡器电路设计与仿真 | 第38-42页 |
3.4.1 压控振荡器电路设计 | 第38-39页 |
3.4.2 压控振荡器电路仿真 | 第39-42页 |
3.5 分频器电路设计与仿真 | 第42-51页 |
3.5.1 分频器电路设计 | 第42-49页 |
3.5.2 分频器电路仿真 | 第49-51页 |
3.6 锁相环电路整体仿真 | 第51-57页 |
3.7 本章小结 | 第57-58页 |
第4章 锁相环版图设计 | 第58-74页 |
4.1 集成电路版图的设计流程 | 第58-60页 |
4.2 版图设计的重点难点 | 第60-63页 |
4.2.1 失配 | 第60-61页 |
4.2.2 匹配 | 第61-63页 |
4.2.3 寄生效应 | 第63页 |
4.3 锁相环各模块的版图设计 | 第63-71页 |
4.3.1 鉴频鉴相器的版图设计 | 第63-64页 |
4.3.2 电荷泵的版图设计 | 第64-65页 |
4.3.3 压控振荡器的版图设计 | 第65-66页 |
4.3.4 分频器的版图设计 | 第66-70页 |
4.3.5 锁相环整体版图设计 | 第70-71页 |
4.4 锁相环版图的DRC、LVS验证 | 第71-72页 |
4.5 版图设计仿真过程中出现的问题概述 | 第72-73页 |
4.6 本章小结 | 第73-74页 |
结论 | 第74-75页 |
参考文献 | 第75-82页 |
致谢 | 第82页 |