首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

CMOS高速可调频锁相环设计

中文摘要第3-4页
Abstract第4页
第1章 绪论第8-14页
    1.1 课题研究的目的和意义第8-9页
    1.2 国内外同类课题研究现状及发展趋势第9-12页
    1.3 论文的研究内容及结构安排第12-14页
第2章 锁相环的工作原理第14-25页
    2.1 锁相环概述第14页
    2.2 电荷泵锁相环工作原理第14-22页
        2.2.1 分频器(DIV)第15页
        2.2.2 鉴频鉴相器(PFD)第15-18页
        2.2.3 电荷泵(CP)第18页
        2.2.4 滤波器(LPF)第18-20页
        2.2.5 压控振荡器(VCO)第20-22页
    2.3 锁相环关键技术指标分析第22-24页
        2.3.1 输出频率第22页
        2.3.2 锁定时间第22-23页
        2.3.3 相位噪声第23页
        2.3.4 抖动第23-24页
    2.4 本章小结第24-25页
第3章 锁相环电路设计及仿真第25-58页
    3.1 锁相环整体电路结构第25页
    3.2 鉴频鉴相器的设计与仿真第25-32页
        3.2.1 鉴频鉴相器电路设计第25-29页
        3.2.2 鉴频鉴相器电路仿真第29-32页
    3.3 电荷泵电路设计与仿真第32-38页
        3.3.1 电荷泵中的非理想因素第32-33页
        3.3.2 电荷泵电路设计第33-34页
        3.3.3 电荷泵电路仿真第34-38页
    3.4 压控振荡器电路设计与仿真第38-42页
        3.4.1 压控振荡器电路设计第38-39页
        3.4.2 压控振荡器电路仿真第39-42页
    3.5 分频器电路设计与仿真第42-51页
        3.5.1 分频器电路设计第42-49页
        3.5.2 分频器电路仿真第49-51页
    3.6 锁相环电路整体仿真第51-57页
    3.7 本章小结第57-58页
第4章 锁相环版图设计第58-74页
    4.1 集成电路版图的设计流程第58-60页
    4.2 版图设计的重点难点第60-63页
        4.2.1 失配第60-61页
        4.2.2 匹配第61-63页
        4.2.3 寄生效应第63页
    4.3 锁相环各模块的版图设计第63-71页
        4.3.1 鉴频鉴相器的版图设计第63-64页
        4.3.2 电荷泵的版图设计第64-65页
        4.3.3 压控振荡器的版图设计第65-66页
        4.3.4 分频器的版图设计第66-70页
        4.3.5 锁相环整体版图设计第70-71页
    4.4 锁相环版图的DRC、LVS验证第71-72页
    4.5 版图设计仿真过程中出现的问题概述第72-73页
    4.6 本章小结第73-74页
结论第74-75页
参考文献第75-82页
致谢第82页

论文共82页,点击 下载论文
上一篇:广电网络FTTH业务自动开通的设计与实现
下一篇:无人机通信干扰系统前端研究