首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

CMOS高分辨率宽带锁相环电路设计

摘要第5-6页
abstract第6-7页
第一章 绪论第10-14页
    1.1 研究工作的背景与意义第10-11页
    1.2 国内外研究历史与现状第11-12页
    1.3 论文的主要贡献与创新第12-13页
    1.4 论文的结构安排第13-14页
第二章 锁相环电路的基本原理第14-39页
    2.1 锁相环原理介绍第14-19页
    2.2 锁相环功能模块介绍第19-38页
        2.2.1 鉴频鉴相器第19-22页
        2.2.2 电荷泵第22-26页
        2.2.3 压控振荡器第26-32页
        2.2.4 可编程分频器第32-36页
        2.2.5 环路滤波器第36-38页
    2.3 本章小结第38-39页
第三章 CMOS高分辨率宽带锁相环设计第39-63页
    3.1 鉴频鉴相器电路设计第40-43页
    3.2 电荷泵电路设计第43-47页
    3.3 宽带压控振荡器设计第47-52页
    3.4 高速可编程分频器设计第52-57页
        3.4.1 Post_Divider设计第52-54页
        3.4.2 Feedback_Divider设计第54-57页
    3.5 宽带锁相环环路建模与仿真第57-62页
    3.6 本章小结第62-63页
第四章 宽带锁相环版图设计与测试第63-76页
    4.1 版图设计的考量第63-65页
    4.2 宽带锁相环版图实现第65-67页
    4.3 宽带锁相环芯片的封装与测试第67-75页
        4.3.1 宽带锁相环的芯片测试第67-69页
        4.3.2 宽带锁相环的测试结果第69-75页
    4.4 本章小结第75-76页
第五章 总结与展望第76-78页
    5.1 全文总结第76-77页
    5.2 后续工作展望第77-78页
致谢第78-79页
参考文献第79-84页
攻读硕士学位期间取得的成果第84页

论文共84页,点击 下载论文
上一篇:稳健的恒模序列设计与处理方法
下一篇:无线自组织网络低时延高吞吐MAC协议研究