CMOS高分辨率宽带锁相环电路设计
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究工作的背景与意义 | 第10-11页 |
1.2 国内外研究历史与现状 | 第11-12页 |
1.3 论文的主要贡献与创新 | 第12-13页 |
1.4 论文的结构安排 | 第13-14页 |
第二章 锁相环电路的基本原理 | 第14-39页 |
2.1 锁相环原理介绍 | 第14-19页 |
2.2 锁相环功能模块介绍 | 第19-38页 |
2.2.1 鉴频鉴相器 | 第19-22页 |
2.2.2 电荷泵 | 第22-26页 |
2.2.3 压控振荡器 | 第26-32页 |
2.2.4 可编程分频器 | 第32-36页 |
2.2.5 环路滤波器 | 第36-38页 |
2.3 本章小结 | 第38-39页 |
第三章 CMOS高分辨率宽带锁相环设计 | 第39-63页 |
3.1 鉴频鉴相器电路设计 | 第40-43页 |
3.2 电荷泵电路设计 | 第43-47页 |
3.3 宽带压控振荡器设计 | 第47-52页 |
3.4 高速可编程分频器设计 | 第52-57页 |
3.4.1 Post_Divider设计 | 第52-54页 |
3.4.2 Feedback_Divider设计 | 第54-57页 |
3.5 宽带锁相环环路建模与仿真 | 第57-62页 |
3.6 本章小结 | 第62-63页 |
第四章 宽带锁相环版图设计与测试 | 第63-76页 |
4.1 版图设计的考量 | 第63-65页 |
4.2 宽带锁相环版图实现 | 第65-67页 |
4.3 宽带锁相环芯片的封装与测试 | 第67-75页 |
4.3.1 宽带锁相环的芯片测试 | 第67-69页 |
4.3.2 宽带锁相环的测试结果 | 第69-75页 |
4.4 本章小结 | 第75-76页 |
第五章 总结与展望 | 第76-78页 |
5.1 全文总结 | 第76-77页 |
5.2 后续工作展望 | 第77-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-84页 |
攻读硕士学位期间取得的成果 | 第84页 |