首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

高速SERDES接口建模与锁相环设计

致谢第7-8页
摘要第8-9页
ABSTRACT第9页
第一章 绪论第15-19页
    1.1 课题背景与研究意义第15-16页
    1.2 国内外研究现状第16-17页
        1.2.1 国外研究现状第16-17页
        1.2.2 国内研究现状第17页
    1.3 论文的主要工作及结构安排第17-19页
第二章 SERDES系统架构选择和锁相环的基本原理第19-28页
    2.1 高速数据传输通信方式及其优缺点第19-20页
    2.2 SERDES的结构类型第20-23页
        2.2.1 并行时钟SERDES第20-21页
        2.2.2 嵌入时钟SERDES第21-22页
        2.2.3 8B/10B SERDES第22页
        2.2.4 位交错SERDES第22-23页
        2.2.5 架构的选择第23页
    2.3 锁相环的工作原理第23-24页
    2.4 锁相环的线性模型第24-26页
    2.5 锁相环的工作状态和非线性指标第26-27页
    2.6 本章小结第27-28页
第三章 SERDES系统建模第28-51页
    3.1 SERDES系统原理图第28-29页
    3.2 发送通道的基本电路及建模第29-38页
        3.2.1 基本电路第29-34页
        3.2.2 发送通道的建模第34-37页
        3.2.3 发送通道整体模型第37页
        3.2.4 发送通道仿真结果第37-38页
    3.3 接收通道的基本电路及建模第38-43页
        3.3.1 接收通道的基本电路第40-41页
        3.3.2 接收通道的建模第41-42页
        3.3.3 接收通道仿真结果第42-43页
    3.4 8B/10B编解码第43-50页
        3.4.1 8B/10B编码基本原理第44-47页
        3.4.2 8B/10B编码器第47-48页
        3.4.3 COMMA检测原理第48页
        3.4.4 8B/10B解码器第48-49页
        3.4.5 8B/10B编解码模块的仿真与验证第49-50页
    3.5 本章小结第50-51页
第四章 电荷泵锁相环的设计与仿真第51-79页
    4.1 PFD的设计第51-56页
        4.1.1 PFD工作原理第51-52页
        4.1.2 PFD非理想效应第52-53页
        4.1.3 本文PFD结构与仿真结果第53-56页
    4.2 CP的设计第56-61页
        4.2.1 CP工作原理第56-57页
        4.2.2 CP非理想效应第57-58页
        4.2.3 本文CP结构与仿真结果第58-61页
    4.3 LPF的设计第61-66页
        4.3.1 LPF器作用与分类第61-62页
        4.3.2 无源滤波器第62-63页
        4.3.3 本文LPF结构与仿真结果第63-66页
    4.4 VCO的设计第66-76页
        4.4.1 振荡器的工作原理第66-67页
        4.4.2 环形振荡器结构第67-69页
        4.4.3 VCO数学模型与性能参数第69-70页
        4.4.4 VCO常见结构第70-74页
        4.4.5 本文VCO结构与仿真结果第74-76页
    4.5 分频器的设计第76-77页
        4.5.1 分频器的工作原理第76页
        4.5.2 本文分频器结构与仿真结果第76-77页
    4.6 CPPLL系统仿真第77-78页
    4.7 本章小结第78-79页
第五章 总结与展望第79-80页
    5.1 总结第79页
    5.2 展望第79-80页
参考文献第80-83页
攻读硕士学位期间的学术活动及成果巧况第83页

论文共83页,点击 下载论文
上一篇:PTN技术在连云港移动4G传输网中应用的研究
下一篇:基于新媒体的我国大型体育赛事整合营销传播模式研究