摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第10-14页 |
1.1 研究背景和意义 | 第10-12页 |
1.2 国内外研究现状 | 第12-13页 |
1.3 本文安排及作者的主要工作 | 第13-14页 |
第2章 锁相环原理 | 第14-34页 |
2.1 锁相环路的组成及工作原理 | 第14-31页 |
2.1.1 鉴频鉴相器 | 第15-19页 |
2.1.2 电荷泵 | 第19-23页 |
2.1.3 环路滤波器 | 第23-24页 |
2.1.4 压控振荡器 | 第24-30页 |
2.1.5 分频器 | 第30-31页 |
2.2 锁相环路指标性能 | 第31-33页 |
2.3 本章小结 | 第33-34页 |
第3章 分频器原理 | 第34-50页 |
3.1 分频器的种类 | 第34-39页 |
3.1.1 模拟分频器 | 第34-35页 |
3.1.2 数字分频器 | 第35-39页 |
3.2 双模分频器 | 第39-43页 |
3.2.1 基本触发器双模分频器 | 第39-41页 |
3.2.2 分频数较大的双模分频器 | 第41-42页 |
3.2.3 相位开关双模分频器 | 第42-43页 |
3.3 可编程多模分频器 | 第43-45页 |
3.3.1 脉冲吞咽式可编程分频器 | 第43-44页 |
3.3.2 基于 2/3 分频器级联的可编程分频器 | 第44-45页 |
3.4 小数分频器 | 第45-49页 |
3.4.1 小数分频器原理 | 第45-46页 |
3.4.2 sigma-delta 调制器 | 第46-49页 |
3.5 本章小结 | 第49-50页 |
第4章 小数分频锁相环电路设计及仿真 | 第50-64页 |
4.1 鉴频鉴相器电路的设计与仿真 | 第50-52页 |
4.1.1 D 触发器电路 | 第50-51页 |
4.1.2 鉴频鉴相器电路 | 第51-52页 |
4.2 电荷泵电路的设计 | 第52-55页 |
4.2.1 电荷泵主干电路 | 第52-53页 |
4.2.2 共模负反馈电路 | 第53-54页 |
4.2.3 电荷泵电路仿真结果 | 第54-55页 |
4.3 压控振荡器电路的设计 | 第55-58页 |
4.3.1 LC 压控振荡器电路 | 第55-57页 |
4.3.2 压控振荡器仿真结果 | 第57-58页 |
4.4 多模分频器电路的设计 | 第58-60页 |
4.4.1 2/3 双模分频器级联的多模分频器电路 | 第58-59页 |
4.4.2 多模分频器仿真结果 | 第59-60页 |
4.5 调制器的设计 | 第60-61页 |
4.6 整体电路仿真结果 | 第61-63页 |
4.6.1 锁相环整体电路 | 第61-62页 |
4.6.2 锁相环电路仿真结果 | 第62-63页 |
4.7 本章小结 | 第63-64页 |
第5章 小数分频锁相环的版图设计 | 第64-76页 |
5.1 版图设计要点 | 第64-66页 |
5.1.1 基本设计规则 | 第64-65页 |
5.1.2 版图设计的布局 | 第65页 |
5.1.3 版图匹配 | 第65-66页 |
5.2 锁相环模块版图设计 | 第66-72页 |
5.2.1 鉴频鉴相器的版图布局及仿真 | 第66-67页 |
5.2.2 电荷泵版图布局及仿真 | 第67-68页 |
5.2.3 压控振荡器版图布局及仿真 | 第68-70页 |
5.2.4 多模分频器版图布局及仿真 | 第70-72页 |
5.3 锁相环整体版图布局及仿真 | 第72-75页 |
5.4 本章小结 | 第75-76页 |
第6章 总结 | 第76-77页 |
参考文献 | 第77-81页 |
致谢 | 第81页 |