应用于时钟发生器的延迟锁相环的设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 论文主要工作简介 | 第11-12页 |
第二章 基本原理和系统分析 | 第12-30页 |
2.1 系统功能与结构 | 第12-13页 |
2.2 鉴相器 | 第13-17页 |
2.2.1 鉴相器的分类 | 第13-14页 |
2.2.2 鉴相器的功能 | 第14-15页 |
2.2.3 鉴相器的性能指标 | 第15-17页 |
2.3 电荷泵 | 第17-22页 |
2.3.1 电荷泵的性能指标 | 第18-20页 |
2.3.2 电荷泵中需要注意的问题 | 第20-22页 |
2.4 环路滤波器 | 第22-23页 |
2.5 压控延迟线 | 第23-25页 |
2.5.1 延迟单元的分类 | 第23-25页 |
2.5.2 延迟原理 | 第25页 |
2.6 错误锁定 | 第25-26页 |
2.7 DLL理论分析 | 第26-28页 |
2.8 本章小结 | 第28-30页 |
第三章 模块的实现及其仿真 | 第30-55页 |
3.1 鉴相器 | 第30-36页 |
3.1.1 或非门设计 | 第30-32页 |
3.1.2 鉴相器功能图 | 第32-33页 |
3.1.3 鉴相器工作原理 | 第33-34页 |
3.1.4 鉴相器的改进 | 第34-36页 |
3.2 电荷泵 | 第36-48页 |
3.2.1 折叠运放 | 第38-40页 |
3.2.2 电荷泵的环路稳定性分析 | 第40-44页 |
3.2.3 偏置结构 | 第44-45页 |
3.2.4 参考电流 | 第45-48页 |
3.3 环路滤波器 | 第48-49页 |
3.4 压控延迟线 | 第49-53页 |
3.4.1 延迟单元的结构 | 第49-50页 |
3.4.2 延迟时间 | 第50-53页 |
3.5 本章小结 | 第53-55页 |
第四章 系统仿真与分析 | 第55-63页 |
4.1 锁定时间的分析和仿真 | 第55-57页 |
4.2 噪声和抖动的分析和仿真 | 第57-61页 |
4.2.1 DLL的噪声 | 第57-58页 |
4.2.2 DLL的抖动 | 第58-60页 |
4.2.3 抖动的仿真 | 第60-61页 |
4.3 功耗的分析和仿真 | 第61页 |
4.4 本章小结 | 第61-63页 |
第五章 版图设计 | 第63-70页 |
5.1 数模混合版图中噪声和干扰 | 第63-67页 |
5.1.1 信号的串扰 | 第63-64页 |
5.1.2 衬底噪声 | 第64-65页 |
5.1.3 电源线和地线 | 第65页 |
5.1.4 版图设计中的失效机制 | 第65-67页 |
5.2 DLL版图 | 第67-69页 |
5.3 本章小结 | 第69-70页 |
第六章 总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-77页 |
附录一 | 第77页 |