基于线性增强TDC的全数字锁相环设计
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 第一章 绪论 | 第9-12页 |
| 1.1 锁相环研究历史 | 第9-10页 |
| 1.2 全数字锁相环的研究意义及发展方向 | 第10-11页 |
| 1.3 文章的结构安排 | 第11-12页 |
| 第二章 锁相环原理 | 第12-22页 |
| 2.1 锁相环工作原理 | 第12页 |
| 2.2 锁相环的结构 | 第12-17页 |
| 2.2.1 鉴相器 | 第13-14页 |
| 2.2.2 环路滤波器 | 第14-16页 |
| 2.2.3 压控振荡器 | 第16-17页 |
| 2.3 锁相环相位模型和传输函数 | 第17-18页 |
| 2.4 锁相环的实际应用 | 第18-21页 |
| 2.5 本章小结 | 第21-22页 |
| 第三章 全数字锁相环 | 第22-47页 |
| 3.1 全数字锁相环原理 | 第22-23页 |
| 3.2 全数字锁相环结构 | 第23-45页 |
| 3.2.1 数字鉴相器 | 第23-30页 |
| 3.2.2 时间数字转换器 | 第30-38页 |
| 3.2.3 数字环路滤波器 | 第38-40页 |
| 3.2.4 数控振荡器 | 第40-45页 |
| 3.3 全数字锁相环的数学模型 | 第45-46页 |
| 3.3.1 PFD数学模型 | 第45页 |
| 3.3.2 TDC数学模型 | 第45页 |
| 3.3.3 DLF的数学模型 | 第45页 |
| 3.3.4 DCO的数学模型 | 第45-46页 |
| 3.3.5 ADPLL的数学模型 | 第46页 |
| 3.4 本章小结 | 第46-47页 |
| 第四章 线性增强TDC的设计 | 第47-60页 |
| 4.1 TDC结构 | 第47-48页 |
| 4.2 线性增强算法 | 第48-58页 |
| 4.2.1 传统的数字DLL电路 | 第48-51页 |
| 4.2.2 传统方法的分析与线性增强算法 | 第51-56页 |
| 4.2.3 DLL模块的仿真与分析 | 第56-58页 |
| 4.3 其他模块的电路实现 | 第58-59页 |
| 4.3.1 处理模块的实现 | 第58-59页 |
| 4.3.2 计数器的实现 | 第59页 |
| 4.4 本章小结 | 第59-60页 |
| 第五章 全数字锁相环设计及仿真 | 第60-67页 |
| 5.1 鉴相鉴频器设计 | 第60-61页 |
| 5.2 数控振荡器的设计 | 第61-63页 |
| 5.3 分频器设计 | 第63-64页 |
| 5.4 数字环路滤波器设计 | 第64页 |
| 5.5 全数字锁相环的设计 | 第64-66页 |
| 5.6 本章小结 | 第66-67页 |
| 第六章 结论 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 攻硕期间取得的研究成果 | 第71-72页 |