1.5GHz低相位噪声CMOS锁相环的设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-13页 |
1.1 课题背景 | 第8-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 课题的主要研究内容 | 第11-12页 |
1.4 论文结构 | 第12-13页 |
第2章 锁相环系统原理及重要指标 | 第13-21页 |
2.1 锁相环的基本结构及原理 | 第13-15页 |
2.2 二类锁相环的分析 | 第15-18页 |
2.3 锁相环的重要指标 | 第18-20页 |
2.3.1 相位噪声 | 第18页 |
2.3.2 锁定时间 | 第18-19页 |
2.3.3 杂散 | 第19-20页 |
2.3.4 时钟抖动 | 第20页 |
2.4 本章小结 | 第20-21页 |
第3章 锁相环噪声分析 | 第21-28页 |
3.1 电荷泵中的相位噪声 | 第21-22页 |
3.2 振荡器中的相位噪声 | 第22-24页 |
3.3 其他扰动 | 第24-25页 |
3.4 锁相环各噪声源的传递函数 | 第25-27页 |
3.5 本章小结 | 第27-28页 |
第4章 锁相环的参数和模块确定 | 第28-33页 |
4.1 锁相环行为级仿真及参数确定 | 第28-30页 |
4.2 锁相环模块确定 | 第30-32页 |
4.3 本章小结 | 第32-33页 |
第5章 锁相环电路设计 | 第33-58页 |
5.1 鉴频鉴相器的设计 | 第33-37页 |
5.1.1 常用的鉴频鉴相器结构 | 第33-35页 |
5.1.2 本文改进的频鉴相器结构 | 第35-37页 |
5.2 电荷泵的设计 | 第37-42页 |
5.2.1 常用的电荷泵结构 | 第37-40页 |
5.2.2 本文提出的电荷泵结构 | 第40-42页 |
5.3 本文提出的控制模块的设计 | 第42-47页 |
5.4 环路滤波器的设计 | 第47-50页 |
5.4.1 环路滤波器的主要电路结构 | 第47-48页 |
5.4.2 本文采用的环路滤波器结构 | 第48-50页 |
5.5 环形振荡器的设计 | 第50-54页 |
5.5.1 环形振荡器的主要电路结构 | 第50-52页 |
5.5.2 本文采用的环形振荡器结构 | 第52-54页 |
5.6 分频器的设计 | 第54-55页 |
5.7 低压差稳压器 (LDO)的设计 | 第55-56页 |
5.8 锁相环的整体性能仿真 | 第56-57页 |
5.9 本章小结 | 第57-58页 |
第6章 锁相环版图设计及物理验证 | 第58-67页 |
6.1 CMOS 版图的设计规则 | 第58-60页 |
6.1.1 天线效应规则 | 第58-59页 |
6.1.2 闩锁效应 | 第59-60页 |
6.2 模拟版图设计的考虑 | 第60-64页 |
6.2.1 MOS 管的版图设计 | 第60-61页 |
6.2.2 电容的匹配 | 第61-62页 |
6.2.3 电阻的版图设计 | 第62-63页 |
6.2.4 噪声的考虑 | 第63-64页 |
6.3 锁相环版图布局 | 第64-66页 |
6.4 版图的物理验证 | 第66页 |
6.5 本章小结 | 第66-67页 |
结论 | 第67-69页 |
参考文献 | 第69-72页 |
攻读硕士学位期间发表的学术论文 | 第72-73页 |
致谢 | 第73页 |