首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

Ka波段低相噪锁相倍频源

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第11-19页
    1.1 毫米波的特点第11-12页
    1.2 毫米波频率合成器的功能第12-13页
    1.3 锁相技术的发展背景第13-14页
    1.4 国内外频率源的发展现状第14-18页
    1.5 课题目标及论文章节安排第18-19页
第二章 锁相环的基本理论第19-40页
    2.1 锁相环路的组成和工作机理第19-25页
        2.1.1 鉴相器第19-21页
        2.1.2 环路滤波器第21-23页
        2.1.3 压控振荡器(VCO)第23-24页
        2.1.4 环路的基本方程第24-25页
    2.2 锁相环的性能第25-35页
        2.2.1 锁相环的传递模型及频响第25-28页
        2.2.2 环路稳定性第28-31页
        2.2.3 环路捕获性能第31-32页
        2.2.4 锁相环的相位噪声分析第32-35页
    2.3 数字锁相环第35-39页
    2.4 本章小结第39-40页
第三章 倍频器基本理论第40-45页
    3.1 倍频器的用途第40页
    3.2 倍频原理第40-41页
    3.3 倍频器的分类第41页
    3.4 有源倍频器的基本原理第41-44页
    3.5 倍频器的主要性能指标第44页
    3.6 本章小结第44-45页
第四章 Ka波段低相噪锁相倍频源的设计第45-67页
    4.1 锁相倍频源技术指标第45页
    4.2 锁相倍频源实现方案的介绍第45-47页
        4.2.1 锁相倍频源研制要求第45-46页
        4.2.2 锁相倍频源实现方法的分类第46-47页
        4.2.3 锁相倍频源实现的方案第47页
    4.3 主要元器件的选择第47-53页
        4.3.1 晶体振荡器的选择第48页
        4.3.2 鉴相器的选择第48-51页
        4.3.3 压控振荡器的选择第51-52页
        4.3.4 倍频器的选择第52-53页
        4.3.5 其它元器件的选择第53页
    4.4 锁相倍频源技术指标分析第53-57页
        4.4.1 相位噪声分析第53-55页
        4.4.2 跳频速度分析第55-56页
        4.4.3 杂波抑制分析第56-57页
    4.5 锁相倍频源电路设计第57-63页
        4.5.1 小步进锁相源设计第57页
        4.5.2 大步进锁相源设计第57-58页
        4.5.3 混频、倍频部分电路设计第58-59页
        4.5.4 微带滤波器设计第59-63页
    4.6 电磁兼容设计第63-65页
        4.6.1 PCB设计第64页
        4.6.2 接地设计第64-65页
        4.6.3 屏蔽设计第65页
    4.7 工艺设计第65-66页
    4.8 本章小结第66-67页
第五章 Ka波段低相噪锁相倍频源调试与测试结果第67-71页
    5.1 电路装配第67-68页
    5.2 产品调试第68-69页
    5.3 产品测试第69-70页
    5.4 结果分析第70页
    5.5 本章小结第70-71页
第六章 全文总结与展望第71-72页
    6.1 全文总结第71页
    6.2 后续工作展望第71-72页
致谢第72-73页
参考文献第73-75页
攻读硕士学位期间取得的成果第75-76页

论文共76页,点击 下载论文
上一篇:W波段平面反射阵列天线技术研究
下一篇:宽带圆极化整流天线研究