首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

应用于锁相环的Flying-Adder电路研究

摘要第5-7页
ABSTRACT第7-8页
符号对照表第13-15页
缩略语对照表第15-18页
第一章 绪论第18-22页
    1.1 研究背景及现状第18-20页
        1.1.1 锁相环发展及现状第18-19页
        1.1.2 Flying-Adder电路发展及现况第19-20页
    1.2 研究意义第20页
    1.3 本文的主要贡献第20页
    1.4 本文的结构安排第20-22页
第二章 直接数字周期合成技术基本原理第22-32页
    2.1 典型频率合成技术第22-26页
        2.1.1 直接模拟频率合成(DAFS)技术第22页
        2.1.2 间接模拟频率合成(IAFS)技术第22-23页
        2.1.3 直接数字频率合成(DDFS)技术第23-25页
        2.1.4 混合频率合成技术第25-26页
    2.2 直接数字周期合成(DDPS)技术基本原理第26-29页
        2.2.1 时间平均频率(TAF)第26-28页
        2.2.2 FA基本电路工作原理第28-29页
    2.3 频率合成器的性能评价指标第29-30页
    2.4 本章小结第30-32页
第三章 Flying-Adder电路的建模与设计第32-52页
    3.1 FA电路建模第32-35页
    3.2 FA电路输出结果时域分析第35-38页
    3.3 FA电路输出结果频域分析第38-42页
    3.4 FA电路性能第42-45页
    3.5 Flying-Adder双路互锁电路第45-47页
    3.6 杂散移除方法(PDFR)第47-51页
    3.7 本章小结第51-52页
第四章 Flying-Adder电路在锁相环中的应用第52-76页
    4.1 电荷泵锁相环(CPPLL)第52-62页
        4.1.1 鉴频鉴相器设计(PFD)第53-57页
        4.1.2 电荷泵电路设计(CP)第57-61页
        4.1.3 压控振荡器设计(VCO)第61-62页
        4.1.4 环路滤波器设计(LF)第62页
    4.2 分频器(FD)第62-66页
        4.2.1 整数分频器第63-64页
        4.2.2 小数分频器第64-66页
    4.3 FA电路应用于CPPLL环外第66-68页
    4.4 FA电路应用于CPPLL环内第68-74页
        4.4.1 FA分频器第68-71页
        4.4.2 FA分频器对比小数分频器第71-73页
        4.4.3 FA分频器的其他应用第73-74页
    4.5 FAPLL第74-75页
    4.6 本章小节第75-76页
第五章 FAPLL电路仿真第76-94页
    5.1 电荷泵锁相环电路各模块仿真第76-81页
        5.1.1 PDF电路仿真第76-78页
        5.1.2 CP电路仿真第78页
        5.1.3 VCO电路仿真第78-80页
        5.1.4 FD仿真第80-81页
    5.2 电路仿真第81-82页
    5.3 FAPLL数模电路混仿第82-85页
    5.4 VCO失配影响第85-93页
    5.5 本章小结第93-94页
第六章 总结与展望第94-96页
    6.1 论文总结第94-95页
    6.2 工作展望第95-96页
参考文献第96-100页
致谢第100-102页
作者简介第102-103页

论文共103页,点击 下载论文
上一篇:远场反射自干扰信号的传播特性与抵消技术的研究
下一篇:基于FPGA的日盲紫外光视频传输系统的设计、仿真及实验研究