当前位置:
首页
--
工业技术
--
自动化技术、计算机技术
--
计算技术、计算机技术
--
电子数字计算机(不连续作用电子计算机)
--
运算器和控制器(CPU)
基于GPU加速的PBD仿真算法的研究与实现
基于GPU的Hash索引结构的设计与实现
应用于神经网络的高效能计算单元的研究与实现
面向稀疏数据的GPU程序优化技术研究
众核处理器核级冗余拓扑重构算法研究
云架构下处理器能源节约型调度策略研究
异构多核SoC片上级联技术研究
基于多核处理器的实时任务调度研究
eMMC主机控制器设计与研究
基于软硬件协同的国产处理器可靠性环境试验技术研究
基于FPGA的DDR3控制器IP设计与验证
基于DPDK平台的SDN控制器的研究与实现
DM8168异构多核处理器的协同工作机制关键技术研究与应用
基于ARM与ZigBee的智能家居系统的设计与研究
片上多核处理器的调度算法研究
基于图形处理器的高速并行算法研究
片上处理器阵列容错重构技术
处理器中分析模型驱动的高效软错误量化方法研究
单通道10Gbps在线网络安全处理器设计研究与实现
面向复杂并行架构的高性能低功耗任务调度的研究
大规模CFD高效CPU/GPU异构并行计算关键技术研究
TMS320C67X指令集模拟器的设计与实现
基于TMS320C6000的GCC编译器指令调度算法的设计与实现
基于PowerPC的安全SoC架构设计和建模
基于Co-Z的双域标量乘与基于格的多项式乘法器的硬件实现
基于AltiVec技术的浮点类指令的硬件设计与实现
基于LU分解的矩阵求逆运算的硬件实现与验证
相关、对称FIR算法的并行化设计及硬件实现
可配置专用处理核主控制器设计及实现
基于可重构专用处理器的FIR类算法实现
多核路由器中点对点协议的设计与实现
TMS320C6455高速串行接口SRIO的设计与实现
一种基于Zynq FPGA的MCU内核的验证平台
高性能冗余二进制乘法器的研究与设计
基于可扩展片上系统的处理器设计
一种兼容MCS-51指令集的高速MCU设计与验证
通用处理器中的TD-SCDMA空口协议栈设计与实现
多核协同计算平台的研究与实现
嵌入式多核代码分析器研究与实现
具有误差修正和智能接口的DSP测试系统设计及研究
面向异构多处理器平台的动态可重构技术研究
兼容M1的CPU卡嵌入式软件系统的研究与实现
多核处理器片上光互连的研究
微处理器电快速瞬变脉冲群测试方法与防护技术研究
局部动态可重构系统的设计与研究
基于自动机和可能性Kripke结构的模型检测理论应用研究
兼容MIFARE1功能的CPU卡芯片设计与实现
基于国产多核处理器的容错冗余进程检测技术的研究
MIPS处理器目标代码生成实现和相关优化技术的研究
高精度高性能浮点除法、开方单元的研究与设计
上一页
[2]
[3]
[4]
[5]
[6]
下一页