面向异构多处理器平台的动态可重构技术研究
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-16页 |
1.1 研究目的与意义 | 第10-11页 |
1.2 国内外研究现状及分析 | 第11-13页 |
1.2.1 国外研究现状 | 第12页 |
1.2.2 国内研究现状 | 第12-13页 |
1.2.3 研究现状分析 | 第13页 |
1.3 论文主要工作 | 第13-15页 |
1.4 论文结构 | 第15-16页 |
第2章 异构多处理器平台的系统结构 | 第16-26页 |
2.1 概述 | 第16页 |
2.2 异构多处理器平台体系结构的设计 | 第16-20页 |
2.2.1 处理器结构的设计 | 第16-17页 |
2.2.2 互联策略的设计 | 第17-19页 |
2.2.3 通信模型的设计 | 第19页 |
2.2.4 低功耗的设计 | 第19-20页 |
2.3 异构多处理器平台体结构的实现 | 第20-25页 |
2.3.1 处理器架构的选择 | 第20-21页 |
2.3.2 互联策略的实现 | 第21-22页 |
2.3.3 通信模型的实现 | 第22-23页 |
2.3.4 低功耗的实现 | 第23-25页 |
2.4 本章小结 | 第25-26页 |
第3章 接口的智能化重构设计及实现 | 第26-50页 |
3.1 概述 | 第26页 |
3.2 接口类型的动态可重构 | 第26-41页 |
3.2.1 处理器功能划分设计 | 第28-29页 |
3.2.2 IO 接口板的硬件设计与实现 | 第29-33页 |
3.2.3 接口控制器的设计与实现 | 第33-35页 |
3.2.4 驱动程序设计及实现 | 第35-38页 |
3.2.5 功能测试程序的设计与实现 | 第38-41页 |
3.3 接口的动态识别 | 第41-49页 |
3.3.1 识别模块的硬件设计与实现 | 第41-44页 |
3.3.2 热插拔保护电路的设计与实现 | 第44-46页 |
3.3.3 识别软件的设计与实现 | 第46-49页 |
3.4 本章小结 | 第49-50页 |
第4章 板载资源的动态可重构 | 第50-67页 |
4.1 概述 | 第50页 |
4.2 通信数据流的动态可重构 | 第50-57页 |
4.2.1 交叉开关的硬件设计与实现 | 第52-55页 |
4.2.2 各处理器软件功能的设计与实现 | 第55-57页 |
4.3 热点计算资源的动态可重构 | 第57-66页 |
4.3.1 DES 加密任务的软件设计与实现 | 第58-61页 |
4.3.2 DES 加密 IP 核的设计与实现 | 第61-66页 |
4.4 本章小结 | 第66-67页 |
第5章 实验结果与分析 | 第67-80页 |
5.1 概述 | 第67页 |
5.2 实验平台的基本参数及实物图 | 第67-68页 |
5.3 接口的智能化重构实验 | 第68-72页 |
5.3.1 实验目的 | 第68-69页 |
5.3.2 实验方案 | 第69-70页 |
5.3.3 实验结果与分析 | 第70-72页 |
5.4 数据流动态可重构实验 | 第72-75页 |
5.4.1 实验目的 | 第72页 |
5.4.2 实验方案 | 第72-73页 |
5.4.3 实验结果与分析 | 第73-75页 |
5.5 DES 加密动态可重构性能对比实验 | 第75-79页 |
5.5.1 实验目的 | 第75页 |
5.5.2 实验方案 | 第75-76页 |
5.5.3 实验结果与分析 | 第76-79页 |
5.6 本章小结 | 第79-80页 |
结论 | 第80-81页 |
参考文献 | 第81-86页 |
致谢 | 第86页 |