首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于可扩展片上系统的处理器设计

摘要第7-8页
ABSTRACT第8-9页
缩略词表第16-18页
第一章 绪论第18-25页
    1.1 研究背景与意义第18-23页
        1.1.1 片上系统及片上网络第18-20页
        1.1.2 处理器架构及其设计方法第20-23页
    1.2 课题来源与意义第23页
    1.3 本论文的结构与内容安排第23-25页
第二章 基于标量RISC架构的ASIP设计第25-48页
    2.1 RISC处理器总体设计第25-35页
        2.1.1 RISC处理器硬件与软件架构第26-30页
        2.1.2 指令集架构第30-35页
    2.2 处理器工作过程第35-39页
    2.3 PF级预取指过程第39-42页
    2.4 RISC处理器指令集功能验证第42-47页
    2.5 本章小结第47-48页
第三章 RISC处理器的增强指令设计第48-78页
    3.1 直接存储器访问的乘累加指令第48-51页
    3.2 除法指令子集第51-71页
        3.2.1 除法迭代算法介绍第52-67页
        3.2.2 除法指令实现介绍第67-70页
        3.2.3 除法的程序实现第70-71页
    3.3 Turbo编码指令子集第71-77页
        3.3.13GPP规定第71-73页
        3.3.2 指令集实现方式第73-76页
        3.3.3 turbo编码汇编程序第76-77页
    3.4 本章小结第77-78页
第四章 专用协处理单元设计第78-96页
    4.1 网络接口介绍第78-79页
    4.2 可编程FFT专用协处理单元介绍第79-93页
        4.2.1 基-4 DIF FFT算法及定点缩放处理介绍第80-82页
        4.2.2 FFT专用协处理单元总体结构第82-84页
        4.2.3 FFT指令集设计第84-88页
        4.2.4 存储器调度算法第88-91页
        4.2.5 FFT程序示例及功能验证第91-93页
    4.3 可编程数据封装协处理单元第93-95页
    4.4 本章小结第95-96页
第五章 利用NOC构建可扩展片上系统第96-107页
    5.1 mesh拓扑NOC介绍第96-97页
    5.2 处理器与NOC的连接及功能验证第97-100页
        5.2.1 RISC处理器与NOC的连接第97-100页
        5.2.2 FFT专用协处理单元与NOC的连接第100页
    5.3 利用可扩展片上系统完成LTE基站发送模块第100-106页
        5.3.1 LTE基站发送端算法框架第101页
        5.3.2 片上系统硬件结构第101-106页
    5.4 本章小结第106-107页
第六章 总结第107-109页
    6.1 工作总结第107-108页
    6.2 工作展望第108-109页
致谢第109-110页
参考文献第110-112页

论文共112页,点击 下载论文
上一篇:高速OTP存储器设计技术研究
下一篇:基于USB的便携数据采集系统的软件设计