摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第13-17页 |
1.1 研究背景 | 第13-16页 |
1.1.1 矩阵求逆 | 第13-14页 |
1.1.2 验证方法学 | 第14-16页 |
1.2 课题来源 | 第16页 |
1.3 论文主要工作与组织结构 | 第16-17页 |
第2章 可配置专用处理核RASP介绍 | 第17-25页 |
2.1 RASP总体架构 | 第17-19页 |
2.2 RASP核工作方式 | 第19-21页 |
2.2.1 RASP核工作模式 | 第19页 |
2.2.2 DSP核对RASP核的配置 | 第19-21页 |
2.3 可重构设计 | 第21-25页 |
2.3.1 重构控制器 | 第21-22页 |
2.3.2 可重构计算阵列 | 第22-23页 |
2.3.3 重构实现流程 | 第23-25页 |
第3章 基于LU分解的矩阵求逆RTL设计 | 第25-41页 |
3.1 基于LU分解的矩阵求逆算法 | 第25-28页 |
3.1.1 LU分解 | 第25-27页 |
3.1.2 三角矩阵求逆 | 第27-28页 |
3.1.3 矩阵乘 | 第28页 |
3.2 整体架构设计 | 第28-29页 |
3.3 子功能模块设计 | 第29-40页 |
3.3.1 LU分解模块 | 第29-33页 |
3.3.1.1 硬件电路结构设计 | 第29-32页 |
3.3.1.2 重构实现 | 第32页 |
3.3.1.3 并行存储方案 | 第32-33页 |
3.3.2 三角矩阵求逆模块 | 第33-38页 |
3.3.2.1 硬件电路结构设计 | 第33-36页 |
3.3.2.2 重构实现 | 第36-37页 |
3.3.2.3 并行存储方案 | 第37-38页 |
3.3.3 矩阵乘模块 | 第38-40页 |
3.3.3.1 硬件电路结构设计 | 第38页 |
3.3.3.2 重构实现 | 第38-39页 |
3.3.3.3 并行存储方案 | 第39-40页 |
3.4 小结 | 第40-41页 |
第4章 矩阵求逆设计模块的UVM验证 | 第41-69页 |
4.1 UVM验证方法学 | 第41-51页 |
4.1.1 UVM简介 | 第41-42页 |
4.1.2 UVM验证平台 | 第42-43页 |
4.1.3 UVM的重要机制 | 第43-51页 |
4.1.3.1 类机制 | 第43-45页 |
4.1.3.2 factory机制 | 第45-46页 |
4.1.3.3 phase机制 | 第46-48页 |
4.1.3.4 objection机制 | 第48页 |
4.1.3.5 TLM机制 | 第48-49页 |
4.1.3.6 sequence机制 | 第49-50页 |
4.1.3.7 register model机制 | 第50页 |
4.1.3.8 config机制 | 第50-51页 |
4.2 矩阵求逆设计模块的UVM验证方案 | 第51-63页 |
4.2.1 UVM验证平台搭建 | 第51-55页 |
4.2.2 验证平台中组件的实现方法 | 第55-63页 |
4.2.2.1 sequence | 第55-56页 |
4.2.2.2 sequence_item(transaction) | 第56-58页 |
4.2.2.3 interface | 第58页 |
4.2.2.4 driver | 第58-60页 |
4.2.2.5 monitor | 第60页 |
4.2.2.6 C_MODEL | 第60-61页 |
4.2.2.7 测试testcase | 第61-62页 |
4.2.2.8 top顶层模块 | 第62-63页 |
4.3 测试计划 | 第63-64页 |
4.3.1 寄存器配置 | 第63页 |
4.3.2 功能测试点 | 第63-64页 |
4.4 验证结果与分析 | 第64-67页 |
4.4.1 功能正确性和性能统计 | 第64-66页 |
4.4.2 计算精度 | 第66页 |
4.4.3 代码覆盖率 | 第66-67页 |
4.5 本章小结 | 第67-69页 |
第5章 总结与展望 | 第69-71页 |
5.1 全文总结 | 第69页 |
5.2 未来展望 | 第69-71页 |
参考文献 | 第71-75页 |
攻读硕士学位期间的工作和成果 | 第75-76页 |
致谢 | 第76-77页 |