TMS320C67X指令集模拟器的设计与实现
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 选题缘由和意义 | 第17-18页 |
1.2 国内外现状分析 | 第18-19页 |
1.3 主要研究内容和思路 | 第19页 |
1.4 论文组织结构 | 第19-21页 |
第二章 DSP原理分析及其模拟技术 | 第21-31页 |
2.1 DSP概述 | 第21-23页 |
2.1.1 DSP芯片特点 | 第21-22页 |
2.1.2 DSP技术演进 | 第22-23页 |
2.1.3 TI TMS320系列 | 第23页 |
2.2 TMS320C67X | 第23-27页 |
2.2.1 TMS320 C67X关键技术 | 第24-25页 |
2.2.2 TMS320 C67X工作原理分析 | 第25-27页 |
2.3 指令集仿真器技术 | 第27-29页 |
2.3.1 基于解释的指令集仿真器 | 第27-28页 |
2.3.2 基于编译的指令集仿真策略 | 第28-29页 |
2.4 小结 | 第29-31页 |
第三章 模拟器需求分析和整体设计 | 第31-37页 |
3.1 模拟器需求分析 | 第31-33页 |
3.1.1 功能需求 | 第31-32页 |
3.1.2 性能需求 | 第32页 |
3.1.3 其他需求 | 第32-33页 |
3.2 模拟器设计 | 第33-35页 |
3.3 小结 | 第35-37页 |
第四章 模拟器详细设计与实现 | 第37-65页 |
4.1 指令集模块的模拟 | 第37-42页 |
4.1.1 功能单元与指令单元的映射 | 第37-39页 |
4.1.2 指令集模块的数据结构 | 第39-40页 |
4.1.3 功能单元指令以及Opcode格式解析 | 第40-41页 |
4.1.4 具体指令实现 | 第41-42页 |
4.2 中断系统的模拟 | 第42-46页 |
4.2.1 中断机制设计 | 第42-44页 |
4.2.2 中断模块实现 | 第44-46页 |
4.3 定时器系统的模拟 | 第46-48页 |
4.3.1 定时器设计 | 第46-47页 |
4.3.2 定时系统实现 | 第47-48页 |
4.4 可执行代码加载解析模块的模拟 | 第48-54页 |
4.4.1 COFF结构解析以及加载模块设计 | 第49-52页 |
4.4.2 加载器的实现 | 第52-54页 |
4.5 寄存器的模拟 | 第54-55页 |
4.6 译码模块的模拟 | 第55-59页 |
4.6.1 译码模块的设计 | 第55-56页 |
4.6.2 译码模块的实现 | 第56-59页 |
4.7 流水线模块的模拟 | 第59-60页 |
4.7.1 流水线设计 | 第59页 |
4.7.2 流水线实现 | 第59-60页 |
4.8 存储器的模拟 | 第60-63页 |
4.8.1 存储器的设计 | 第60-61页 |
4.8.2 存储器的实现 | 第61-63页 |
4.9 模拟器的接口设计与实现 | 第63-64页 |
4.9.1 接口的设计 | 第63页 |
4.9.2 接口的实现 | 第63-64页 |
4.10 小结 | 第64-65页 |
第五章 模拟器运行及测试 | 第65-69页 |
5.1 模拟器的使用方法 | 第65页 |
5.2 模拟器的测试 | 第65-68页 |
5.2.1 功能测试 | 第65-67页 |
5.2.2 性能测试 | 第67-68页 |
5.3 小结 | 第68-69页 |
第六章 结论和展望 | 第69-71页 |
6.1 总结 | 第69页 |
6.2 展望 | 第69-71页 |
参考文献 | 第71-73页 |
致谢 | 第73-75页 |
作者简介 | 第75页 |