面向M-DSP的功耗管理模块设计
摘要 | 第9-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第12-18页 |
1.1 DSP芯片的发展概况及趋势 | 第12-14页 |
1.2 低功耗技术的研究现状 | 第14-16页 |
1.3 本课题的研究背景及意义 | 第16-17页 |
1.4 论文的主要内容与组织结构 | 第17-18页 |
第二章 PCU低功耗技术的理论基础 | 第18-32页 |
2.1 DSP芯片功耗的构成及降低功耗的措施 | 第18-21页 |
2.1.1 功耗的构成 | 第18-20页 |
2.1.2 降低功耗的措施 | 第20-21页 |
2.2 功耗优化技术 | 第21-30页 |
2.2.1 时钟门控技术 | 第22页 |
2.2.2 电源关断技术 | 第22-30页 |
2.3 本章小结 | 第30-32页 |
第三章 PCU总体设计 | 第32-40页 |
3.1 M-DSP的体系结构概述 | 第32-33页 |
3.2 全芯片功耗管理方案 | 第33页 |
3.3 M-DSP电源区域与时钟模块的划分 | 第33-36页 |
3.3.1 电源区域划分 | 第33-35页 |
3.3.2 时钟模块划分 | 第35-36页 |
3.4 PCU工作流程 | 第36-37页 |
3.5 总体设计 | 第37-39页 |
3.6 本章小结 | 第39-40页 |
第四章 PCU逻辑设计与实现 | 第40-58页 |
4.1 PCU控制机制 | 第40-44页 |
4.1.1 电源区域状态的转换机制 | 第40-42页 |
4.1.2 时钟模块状态的转换机制 | 第42-44页 |
4.2 电源与时钟的切换流程 | 第44-49页 |
4.2.1 电源切换流程 | 第44-47页 |
4.2.2 时钟切换流程 | 第47-49页 |
4.3 PCU逻辑实现 | 第49-55页 |
4.4 多核共享机制 | 第55-56页 |
4.5 本章小结 | 第56-58页 |
第五章 PCU功能与时序验证 | 第58-76页 |
5.1 验证的方法 | 第58-60页 |
5.1.1 软件模拟验证 | 第58-59页 |
5.1.2 硬件仿真验证 | 第59-60页 |
5.2 软件模拟验证 | 第60-70页 |
5.2.1 模块级验证 | 第60-62页 |
5.2.2 系统级验证 | 第62-70页 |
5.3 覆盖率分析 | 第70-73页 |
5.4 FPGA仿真的功能验证 | 第73-74页 |
5.4.1 FPGA验证平台 | 第73-74页 |
5.4.2 基于FPGA仿真的过程及结果 | 第74页 |
5.5 功耗优化效果分析 | 第74-75页 |
5.6 本章小结 | 第75-76页 |
第六章 结束语 | 第76-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-84页 |
作者在学期间取得的学术成果 | 第84页 |