摘要 | 第6-7页 |
Abstract | 第7-8页 |
目录 | 第9-11页 |
插图清单 | 第11-12页 |
表格清单 | 第12-13页 |
第一章 . 绪论 | 第13-21页 |
1.1 本文的研究背景 | 第13-17页 |
1.1.1 片上多核处理器 | 第13-14页 |
1.1.2 软错误 | 第14-15页 |
1.1.3 软错误的应对方法 | 第15-17页 |
1.2 本文的研究内容 | 第17-18页 |
1.2.1 片上多核事务处理器 | 第17-18页 |
1.2.2 片上多核处理器Cache软错误易感性的分析与优化 | 第18页 |
1.3 本文的组织方式 | 第18-21页 |
第二章 . 片上多核事务处理器 | 第21-35页 |
2.1 相关工作 | 第21页 |
2.2 片上多核事务处理器的体系架构 | 第21-25页 |
2.2.1 硬件事务处理的形式化说明 | 第22页 |
2.2.2 事务处理器的体系架构 | 第22-24页 |
2.2.3 片上多核事务处理器的体系架构 | 第24-25页 |
2.3 使用片上多核事务处理器进行可靠性计算 | 第25-27页 |
2.4 片上多核事务处理器的性能分析 | 第27-30页 |
2.4.1 实验工具简介 | 第27-28页 |
2.4.2 SimpleScalar配置 | 第28-29页 |
2.4.3 实验结果 | 第29-30页 |
2.5 片上多核事务处理器的性能优化 | 第30-34页 |
2.5.1 提前数据传输方案(Early Transfer Scheme) | 第30-31页 |
2.5.2 预测事务执行方案(Speculative Transaction Execution Scheme) | 第31-32页 |
2.5.3 采用性能优化方案之后的性能比较 | 第32-34页 |
2.6 本章小结 | 第34-35页 |
第三章 . 片上多核处理器CACHE软错误易感性的分析与优化 | 第35-77页 |
3.1 相关工作 | 第35-36页 |
3.2 CACHE简介 | 第36-37页 |
3.2.1 地址映射和Cache存储体的组织方式 | 第36-37页 |
3.2.2 Cache替换算法 | 第37页 |
3.2.3 写策略 | 第37页 |
3.3 片上多核处理器CACHE一致性问题 | 第37-46页 |
3.3.1 片上多核处理器Cache一致性协议 | 第38-40页 |
3.3.2 使用一致性协议的片上多核处理器架构 | 第40-41页 |
3.3.3 常用的一致性协议 | 第41-46页 |
3.4 CACHE生命周期模型和CACHE易感性系数 | 第46-52页 |
3.4.1 Cache生命周期 | 第46-47页 |
3.4.2 Cache生命周期的阶段划分 | 第47-50页 |
3.4.3 各阶段易感性分析 | 第50-51页 |
3.4.4 易感性系数(Vulnerability Factor,VF) | 第51页 |
3.4.5 阶段占比(Phase Rate,PR) | 第51-52页 |
3.4.6 易感性系数和阶段占比的关系 | 第52页 |
3.5 实验平台搭建 | 第52-54页 |
3.5.1 实验工具简介 | 第52-53页 |
3.5.2 Gem5模拟器的配置 | 第53-54页 |
3.6 实验结果分析 | 第54-69页 |
3.6.1 一致性协议对易感性的影响 | 第54-57页 |
3.6.2 核数对易感性的影响 | 第57-59页 |
3.6.3 替换算法对易感性的影响 | 第59-61页 |
3.6.4 Cacheline大小对易感性的影响 | 第61-64页 |
3.6.5 Cache大小对易感性的影响 | 第64-67页 |
3.6.6 组相连地址映射路数对易感性的影响 | 第67-69页 |
3.7 降低MOESI协议CACHE易感性的方法 | 第69-75页 |
3.7.1 提前写回方案 | 第70页 |
3.7.2 提前写回方案的评估 | 第70-73页 |
3.7.3 提前写回时间窗口大小的确定 | 第73-75页 |
3.8 本章小结 | 第75-77页 |
第四章 . 总结与下一步工作 | 第77-81页 |
4.1 总结 | 第77-78页 |
4.1.1 片上多核事务处理器的总结 | 第77-78页 |
4.1.2 片上多核处理器Cache软错误易感性的分析与优化的总结 | 第78页 |
4.2 下一步工作 | 第78-81页 |
参考文献 | 第81-85页 |
致谢 | 第85-87页 |
附录 攻读硕士学位期间发表的论文 | 第87-88页 |