多核X-DSP芯片复位与启动控制部件的设计与实现
摘要 | 第9-10页 |
ABSTRACT | 第10页 |
第一章 绪论 | 第11-20页 |
1.1 研究背景 | 第11-12页 |
1.2 片上系统芯片设计介绍 | 第12-14页 |
1.3 复位与启动技术研究现状 | 第14-19页 |
1.3.1 复位技术相关研究 | 第14-16页 |
1.3.2 启动技术相关研究 | 第16-19页 |
1.4 课题的主要研究内容 | 第19页 |
1.5 论文的组织结构 | 第19-20页 |
第二章 X-DSP复位与启动控制部件总体设计 | 第20-34页 |
2.1 X-DSP复位与启动控制部件总体结构 | 第20-21页 |
2.2 复位控制模块总体设计 | 第21-30页 |
2.2.1 复位系统基本结构 | 第21-23页 |
2.2.2 复位信号及复位流程 | 第23-29页 |
2.2.3 总体结构 | 第29-30页 |
2.3 启动控制模块总体设计 | 第30-33页 |
2.3.1 BOOT流程 | 第31-33页 |
2.3.2 总体结构 | 第33页 |
2.4 本章小结 | 第33-34页 |
第三章 X-DSP复位与启动控制部件详细设计 | 第34-58页 |
3.1 复位信号传递模块设计与实现 | 第34-37页 |
3.1.1 异步对接功能 | 第34-35页 |
3.1.2 复位信号传递模块实现 | 第35-37页 |
3.2 复位来源模块设计 | 第37-46页 |
3.2.1 复位处理模块设计 | 第37-40页 |
3.2.2 WD复位模块设计 | 第40-44页 |
3.2.3 pin脚复位模块设计 | 第44-46页 |
3.3 复位状态机模块设计 | 第46-47页 |
3.4 复位输出模块设计 | 第47-50页 |
3.4.1 NMI组合模块设计 | 第48-49页 |
3.4.2 LRESET组合模块设计 | 第49-50页 |
3.4.3 复位组合模块设计 | 第50页 |
3.5 寄存器配置模块设计 | 第50-53页 |
3.5.1 寄存器组模块设计 | 第50-52页 |
3.5.2 寄存器读数据模块设计 | 第52-53页 |
3.6 BOOT设计与实现 | 第53-57页 |
3.6.1 BOOT模式 | 第53-55页 |
3.6.2 BOOT实现 | 第55-57页 |
3.7 本章小结 | 第57-58页 |
第四章 复位与启动控制部件的验证 | 第58-74页 |
4.1 复位控制模块的模块级验证 | 第58-60页 |
4.1.1 验证环境 | 第58页 |
4.1.2 验证策略 | 第58-60页 |
4.2 复位控制模块的系统级验证 | 第60-70页 |
4.2.1 验证环境 | 第60页 |
4.2.2 验证结果 | 第60-70页 |
4.3 启动控制模块的功能验证 | 第70-73页 |
4.3.1 验证环境 | 第70-71页 |
4.3.2 验证结果 | 第71-73页 |
4.4 本章小结 | 第73-74页 |
第五章 总结与展望 | 第74-76页 |
5.1 论文总结 | 第74-75页 |
5.2 工作展望 | 第75-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-81页 |
作者在学期间取得的学术成果 | 第81页 |