摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-16页 |
1.1 课题来源及研究的目的与意义 | 第9-12页 |
1.1.1 课题来源 | 第9页 |
1.1.2 课题研究的目的与意义 | 第9-12页 |
1.2 国内外研究现状 | 第12-14页 |
1.3 论文的主要内容 | 第14-16页 |
第2章 高速缓存一致性协议与多核不确定性的研究 | 第16-33页 |
2.1 基于 SPARC 的多核片上处理器技术 | 第16-21页 |
2.1.1 共享存储式 CMP 多核技术 | 第16-19页 |
2.1.2 SPARC 架构与 UltraSPARC 处理器 | 第19-21页 |
2.2 高速缓存一致性协议 | 第21-23页 |
2.2.1 基于总线监听的 Cache 一致性协议 | 第22页 |
2.2.2 基于目录的 Cache 一致性协议 | 第22-23页 |
2.3 多核不确定性及确定性重演技术 | 第23-26页 |
2.3.1 多核不确定性[47] | 第23-25页 |
2.3.2 确定性重演技术的分类与特点 | 第25-26页 |
2.4 多核系统模拟器验证仿真平台 | 第26-32页 |
2.4.1 多和验证仿真平台的选择 | 第26-27页 |
2.4.2 SIMICS 全系统仿真器 | 第27-30页 |
2.4.3 GEMS 仿真器 | 第30-32页 |
2.5 本章小结 | 第32-33页 |
第3章 面向确定性重演的访存竞争记录方法 | 第33-48页 |
3.1 访存竞争记录的相关背景 | 第33-34页 |
3.1.1 happen-before 关系 | 第33页 |
3.1.2 访存竞争(memory-race) | 第33-34页 |
3.2 高速缓存 MESI 一致性协议 | 第34-38页 |
3.2.1 MESI 协议状态定义 | 第35页 |
3.2.2 MESI 状态的转换 | 第35-38页 |
3.3 硬件辅助的访存竞争记录方法设计 | 第38-47页 |
3.3.1 基于 CIC 的严格竞争序 | 第38-39页 |
3.3.2 基于滑动窗口的分块约减记录方法 | 第39-43页 |
3.3.3 ERTR 的算法描述及实现 | 第43-47页 |
3.4 本章小结 | 第47-48页 |
第4章 系统仿真实现与结果分析 | 第48-61页 |
4.1 基于 SIMICS+GEMS 仿真平台的搭建 | 第48-53页 |
4.1.1 SIMICS 和 GEMS 的安装与调试 | 第48-50页 |
4.1.2 安装 Solaris 10 操作系统 | 第50-51页 |
4.1.3 SIMICSFS 的安装 | 第51-53页 |
4.2 仿真测试环境关键配置参数及测试项目 | 第53-57页 |
4.2.1 仿真测试环境关键配置参数 | 第53-54页 |
4.2.2 SPLASH-2 并行测试基准程序 | 第54-57页 |
4.3 仿真评估结果 | 第57-59页 |
4.3.1 ERTR 访存竞争序的日志记录 | 第57-58页 |
4.3.2 ERTR 方法的性能开销 | 第58-59页 |
4.4 本章小结 | 第59-61页 |
结论 | 第61-63页 |
参考文献 | 第63-68页 |
攻读学位期间发表的学术论文 | 第68-70页 |
致谢 | 第70页 |