当前位置:
首页
--
工业技术
--
自动化技术、计算机技术
--
计算技术、计算机技术
--
电子数字计算机(不连续作用电子计算机)
--
运算器和控制器(CPU)
64位流核心运算部件的设计与实现
64位RISC流核心主流水线的设计及优化
鱼骨型时钟结构的研究与实现
高性能CPU存储控制器优化设计
支持仿真/调试的指令派发部件设计与实现
基于FPGA的DDR3控制器设计与验证
YHFT-DX寄存器文件的设计与实现
基于YHFT-Matrix的MIMO-OFDM系统关键算法的设计与实现
基于YHFT-Matrix的FFT向量化设计与实现
Matrix DSP中断处理系统与自适应多线程模块的设计与实现
基于FPGA的32位五级流水线CPU的研究与设计
基于FPGA的32位RISC微处理器的设计与实现
基于多核处理器平台的实时系统WCET分析研究
基于PowerPC的PXIE总线嵌入式控制器研制
高性能微处理器动态容软错误设计关键技术研究
一种高性能DSP中断系统的研究与设计
基于SOPC的2D-FFT处理器的设计与实现
符合IEEE802.15.3c标准的高速低复杂度FFT处理器设计
基于温度感知的多核系统任务调度策略研究
基于DVS的多核周期任务节能调度策略研究
多内核cache一致性协议研究与实现
DSP处理器中数据Cache的设计和验证
RISC处理器及其加固研究与设计
嵌入式处理器性能计数器应用研究
素域上乘法器的FPGA设计与实现
SOC系统中闪存控制器的设计与验证
PowerPC处理器整数运算单元的设计与实现
DMA控制器的仿真与验证
基于手机基带芯片的LPDDR2 SDRAM控制器的设计与验证
基于SOPC的CIS扫描控制器设计与实现
DDR3控制器的研究
网络处理器中异步访问DRAM存储控制系统的设计与优化
基于超长指令字的ASIP设计与实现
基于SPARC架构的ASIP设计与实现
基于异步语言Balsa的异步微处理器设计研究
嵌入式异构多核处理器的任务调度研究
网络处理器中多核共享DDR控制器的设计与优化
网络处理器微引擎的设计、验证与实现
FPGA与USB主机控制器通信系统的设计与实现
基于FPGA的XDNP原型验证平台设计与实现
适用于G.hn标准中电力线信道的实序列FFT处理器的设计与实现
基于改进CORDIC算法的FFT处理器设计与研究
基于片上网络的多核处理器的研究与实现
基于DM3730异构多核处理器的嵌入式操作系统设计与实现
余数系统中模加和模乘单元的设计
基于OpenRISC1200 32位CPU的miniSoC系统设计和软硬件验证
面向流计算的能量自适应多核处理器设计与实现
基于ARMv4指令集的32位RISC微控制器的设计与实现
AKULA-T:多核环境下评估和开发温度感知线程放置算法的框架
基于可编程控制器的供水系统设计与实现
上一页
[19]
[20]
[21]
[22]
[23]
下一页