YHFT-DX寄存器文件的设计与实现
| 摘要 | 第1-11页 |
| Abstract | 第11-12页 |
| 第一章 绪论 | 第12-17页 |
| ·课题研究背景 | 第12-13页 |
| ·课题研究现状 | 第13-15页 |
| ·本文主要工作 | 第15-16页 |
| ·本文组织结构 | 第16-17页 |
| 第二章 寄存器文件结构和电路设计 | 第17-40页 |
| ·寄存器文件总体设计 | 第17-20页 |
| ·功能设计 | 第17-18页 |
| ·时序设计 | 第18-19页 |
| ·结构设计 | 第19-20页 |
| ·关键电路设计 | 第20-28页 |
| ·端口复用电路 | 第20-21页 |
| ·存储主体设计 | 第21-24页 |
| ·定向通路设计 | 第24-27页 |
| ·时钟网络设计 | 第27-28页 |
| ·可测性设计 | 第28-34页 |
| ·可测性设计方法 | 第28-29页 |
| ·寄存器文件扫描链 | 第29-30页 |
| ·写地址写使能设计 | 第30-31页 |
| ·写数据与特殊读数据 | 第31-33页 |
| ·定向通路扫描链 | 第33-34页 |
| ·可测性设计实现 | 第34页 |
| ·低功耗设计 | 第34-39页 |
| ·功耗来源 | 第34-35页 |
| ·门控时钟 | 第35-37页 |
| ·多级译码 | 第37页 |
| ·混合阈值 | 第37-38页 |
| ·动静转换 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第三章 寄存器文件结构化版图设计 | 第40-56页 |
| ·结构化设计方法 | 第40-42页 |
| ·布局与互连规划 | 第42-45页 |
| ·功能和结构规划 | 第42页 |
| ·模块大小和分布规划 | 第42-43页 |
| ·输入输出端口的规划 | 第43页 |
| ·电源地网络的规划 | 第43-44页 |
| ·时钟网络的规划 | 第44-45页 |
| ·互连规划 | 第45页 |
| ·阵列结构设计 | 第45-49页 |
| ·单元的设计与复用 | 第45-47页 |
| ·由单元形成阵列 | 第47页 |
| ·规则整齐的阵列 | 第47-48页 |
| ·不完全可复用的复杂阵列 | 第48-49页 |
| ·版图的可靠性优化 | 第49-51页 |
| ·视图提取 | 第51-55页 |
| ·物理视图 | 第51-53页 |
| ·LIB视图 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 第四章 寄存器文件验证与性能分析 | 第56-71页 |
| ·功能验证 | 第56-60页 |
| ·行为级验证 | 第56-58页 |
| ·电路验证 | 第58页 |
| ·版图验证 | 第58-59页 |
| ·扫描链验证 | 第59-60页 |
| ·覆盖率 | 第60页 |
| ·时序验证 | 第60-63页 |
| ·准备待测数据 | 第61-62页 |
| ·时序分析 | 第62-63页 |
| ·LIB视图验证 | 第63-66页 |
| ·LIB视图验证方法 | 第64页 |
| ·LIB视图验证自动化 | 第64-66页 |
| ·性能分析 | 第66-70页 |
| ·速度 | 第67页 |
| ·功耗 | 第67-68页 |
| ·面积 | 第68-69页 |
| ·读数据稳定性 | 第69页 |
| ·相关设计对比 | 第69-70页 |
| ·本章小结 | 第70-71页 |
| 第五章 结束语 | 第71-73页 |
| ·本文工作总结 | 第71-72页 |
| ·未来研究展望 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-77页 |
| 作者在学期间取得的学术成果 | 第77页 |