首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

多内核cache一致性协议研究与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·课题研究背景及意义第7-8页
   ·国内外研究情况介绍第8-9页
   ·论文主要工作第9页
   ·论文结构第9-11页
第二章 传统 cache 一致性模型分析第11-21页
   ·cache 不一致性产生原因以及一致性策略第11-14页
     ·多核 cache 不一致性产生的原因第11-13页
     ·cache 一致性协议策略第13-14页
   ·总线监听协议第14-17页
   ·基于目录的 cache 一致性协议第17-19页
   ·本章小结第19-21页
第三章 基于分层架构的混合一致性协议第21-39页
   ·分层架构系统第21-25页
     ·第一层:共享总线架构第22-23页
     ·第二层:NoC 架构第23-25页
   ·混合一致性协议第25-32页
       ·混合一致性协议中的总线监听协议第25-28页
     ·混合一致性协议中基于目录的一致性协议第28-31页
     ·防止混合一致性协议死锁第31-32页
   ·混合一致性协议维护过程第32-35页
     ·混合一致性协议读写第32-34页
     ·数据写回第34-35页
   ·局部 cache 一致性第35-38页
     ·局部 cache 一致性的提出第35-36页
     ·局部 cache 一致性在混合一致性协议中的实现第36-37页
     ·局部 cache 一致性读写第37-38页
   ·本章小结第38-39页
第四章 FPGA 验证第39-53页
   ·FPGA 验证平台第39-40页
   ·16-core 测试系统第40-42页
     ·16-core 系统架构第40-41页
     ·16-core 测试系统中所用到的 Nios II 库函数第41-42页
   ·测试方案第42-48页
     ·快速傅里叶变换(FFT)第42-46页
     ·LU 分解第46-48页
   ·测试结果与分析第48-51页
     ·目录存储空间第48-50页
     ·局部一致性模式对 cache 性能的提升第50-51页
   ·本章小结第51-53页
第五章 总结第53-55页
致谢第55-57页
参考文献第57-59页
作者在读期间的研究成果第59-60页

论文共60页,点击 下载论文
上一篇:基于无线协作通信系统的增强覆盖技术研究
下一篇:基于GL847控制器的数码扫描仪系统分析与设计