首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于超长指令字的ASIP设计与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·论文的选题背景第7-8页
   ·VLIW 简介第8页
   ·ASIP 设计流程第8-9页
   ·本文的研究内容及章节安排第9-11页
第二章 基于 VLIW 的 ASIP 总体结构设计第11-23页
   ·基于 VLIW 的 ASIP 简介第12-13页
     ·基于 VLIW 的 ASIP 的特点第12-13页
     ·基于 VLIW 的 ASIP 优缺点第13页
   ·基于 VLIW 的 ASIP 指令集第13-15页
   ·处理单元结构的设计第15-22页
     ·算术运算单元第16-18页
     ·通用寄存器文件第18-19页
     ·存储器第19-20页
     ·程序定序器第20页
     ·乘累加第20-21页
     ·蝶形运算单元第21-22页
   ·本章小结第22-23页
第三章 基于 VLIW 的 ASIP 流水线设计第23-35页
   ·流水线的基本概念第23页
   ·流水线处理器的设计第23-28页
     ·流水线的划分第24-25页
     ·流水线的冲突及解决方法第25-28页
   ·流水线的整体结构第28-29页
   ·ASIP 的测试及验证第29-33页
     ·ASIP 的测试第29-31页
     ·综合验证第31-33页
   ·本章小结第33-35页
第四章 基于 VLIW 的 ASIP 汇编器设计第35-45页
   ·基于 VLIW 的 ASIP 汇编器的设计要求第35-36页
   ·基于 VLIW 的 ASIP 汇编器的整体结构第36-40页
   ·基于 VLIW 的 ASIP 汇编器的各个单元第40-44页
     ·词法分析和语法分析第40-43页
     ·错误类型和错误判断第43-44页
     ·目标代码生成第44页
   ·本章小结第44-45页
第五章 提高 VLIW 结构 ASIP 汇编效率的关键技术第45-61页
   ·寄存器重命名第46-52页
     ·寄存器重命名的条件第46-49页
     ·建立寄存器的状态列表第49-50页
     ·寄存器重命名的流程第50-52页
   ·基于 VLIW 的 ASIP 汇编器的指令打包流程第52-55页
     ·程序分段第53页
     ·段内的指令打包和调度第53-54页
     ·段间冲突检查和调整第54-55页
     ·跳转指令标号的匹配第55页
     ·跳转指令冲突检查和调整第55页
   ·段内的指令打包和调度第55-60页
     ·指令的冲突检查第55-56页
     ·指令打包和调度的实现第56-60页
   ·本章小结第60-61页
第六章 总结与展望第61-63页
   ·总结第61页
   ·展望第61-63页
致谢第63-65页
参考文献第65-67页
附录第67-69页

论文共69页,点击 下载论文
上一篇:基于SPARC架构的ASIP设计与实现
下一篇:网络处理器中异步访问DRAM存储控制系统的设计与优化