摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文的选题背景 | 第7-8页 |
·VLIW 简介 | 第8页 |
·ASIP 设计流程 | 第8-9页 |
·本文的研究内容及章节安排 | 第9-11页 |
第二章 基于 VLIW 的 ASIP 总体结构设计 | 第11-23页 |
·基于 VLIW 的 ASIP 简介 | 第12-13页 |
·基于 VLIW 的 ASIP 的特点 | 第12-13页 |
·基于 VLIW 的 ASIP 优缺点 | 第13页 |
·基于 VLIW 的 ASIP 指令集 | 第13-15页 |
·处理单元结构的设计 | 第15-22页 |
·算术运算单元 | 第16-18页 |
·通用寄存器文件 | 第18-19页 |
·存储器 | 第19-20页 |
·程序定序器 | 第20页 |
·乘累加 | 第20-21页 |
·蝶形运算单元 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 基于 VLIW 的 ASIP 流水线设计 | 第23-35页 |
·流水线的基本概念 | 第23页 |
·流水线处理器的设计 | 第23-28页 |
·流水线的划分 | 第24-25页 |
·流水线的冲突及解决方法 | 第25-28页 |
·流水线的整体结构 | 第28-29页 |
·ASIP 的测试及验证 | 第29-33页 |
·ASIP 的测试 | 第29-31页 |
·综合验证 | 第31-33页 |
·本章小结 | 第33-35页 |
第四章 基于 VLIW 的 ASIP 汇编器设计 | 第35-45页 |
·基于 VLIW 的 ASIP 汇编器的设计要求 | 第35-36页 |
·基于 VLIW 的 ASIP 汇编器的整体结构 | 第36-40页 |
·基于 VLIW 的 ASIP 汇编器的各个单元 | 第40-44页 |
·词法分析和语法分析 | 第40-43页 |
·错误类型和错误判断 | 第43-44页 |
·目标代码生成 | 第44页 |
·本章小结 | 第44-45页 |
第五章 提高 VLIW 结构 ASIP 汇编效率的关键技术 | 第45-61页 |
·寄存器重命名 | 第46-52页 |
·寄存器重命名的条件 | 第46-49页 |
·建立寄存器的状态列表 | 第49-50页 |
·寄存器重命名的流程 | 第50-52页 |
·基于 VLIW 的 ASIP 汇编器的指令打包流程 | 第52-55页 |
·程序分段 | 第53页 |
·段内的指令打包和调度 | 第53-54页 |
·段间冲突检查和调整 | 第54-55页 |
·跳转指令标号的匹配 | 第55页 |
·跳转指令冲突检查和调整 | 第55页 |
·段内的指令打包和调度 | 第55-60页 |
·指令的冲突检查 | 第55-56页 |
·指令打包和调度的实现 | 第56-60页 |
·本章小结 | 第60-61页 |
第六章 总结与展望 | 第61-63页 |
·总结 | 第61页 |
·展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
附录 | 第67-69页 |