网络处理器中异步访问DRAM存储控制系统的设计与优化
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-17页 |
·课题研究的背景以及意义 | 第9-11页 |
·DRAM控制器的研究现状与趋势 | 第11-13页 |
·论文的主要工作 | 第13-14页 |
·论文的结构安排 | 第14-17页 |
第二章 网络处理器中的DRAM控制系统 | 第17-25页 |
·XDNP网络处理器的结构 | 第17-21页 |
·XDNP网络处理器的存储与控制系统 | 第21-24页 |
·XDNP网络处理器中存储系统的结构 | 第21-23页 |
·XDNP网络处理器中存储控制系统的结构 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 DRAM控制器的设计和流水线结构的优化 | 第25-57页 |
·流水线结构DRAM控制器提出的意义 | 第25-26页 |
·XDNP网络处理器中的DRAM控制器 | 第26-46页 |
·配置寄存器模块 | 第29-33页 |
·指令仲裁单元 | 第33-38页 |
·指令译码电路的设计 | 第38-39页 |
·推拉引擎模块的设计 | 第39-41页 |
·状态机模块的设计 | 第41-43页 |
·DRAM接口模块的设计 | 第43-44页 |
·DRAM控制器数据通路模块 | 第44-45页 |
·定时刷新电路 | 第45-46页 |
·流水线结构DRAM控制器 | 第46-54页 |
·指令预取优化 | 第47-49页 |
·异步FIFO的设计 | 第49-52页 |
·状态机的优化 | 第52-54页 |
·本章小结 | 第54-57页 |
第四章 流水线结构DRAM控制器的验证 | 第57-69页 |
·功能验证的手段与方法 | 第57-60页 |
·流水线DRAM控制器的验证策略 | 第60-66页 |
·DRAM控制器性能对比 | 第66-67页 |
·本章小结 | 第67-69页 |
第五章 工作总结与展望 | 第69-71页 |
·论文的工作总结 | 第69页 |
·工作不足之处 | 第69页 |
·工作展望 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-75页 |
研究成果 | 第75-76页 |