摘要 | 第1-7页 |
ABSTRACT | 第7-11页 |
第一章 绪论 | 第11-17页 |
·研究现状及课题意义 | 第11-15页 |
·本文主要研究内容及贡献 | 第15-16页 |
·论文组织结构 | 第16-17页 |
第二章 余数系统相关理论基础 | 第17-22页 |
·传统的数值表征系统 | 第17-18页 |
·固有基系统 | 第17-18页 |
·混合基系统 | 第18页 |
·余数系统的定义 | 第18-19页 |
·余数系统的变换电路 | 第19-21页 |
·混合基转换 | 第19-20页 |
·基于中国剩余定理的后向转换 | 第20-21页 |
·本章小结 | 第21-22页 |
第三章 模加法器的设计 | 第22-58页 |
·面积时延评估方法 | 第22-23页 |
·加法器和模加法器的相关理论 | 第23-30页 |
·基于前缀结构的二进制加法器 | 第23-29页 |
·模加法运算的定义 | 第29-30页 |
·模2~n-2~k+1加法器的基本结构 | 第30-33页 |
·模2~n-2~k+1加法器 | 第33-46页 |
·模2~n-2~k+1加法器的设计 | 第33-42页 |
·模2~n-2~k+1加法器的 VLSI 实现结构 | 第42-45页 |
·模2~n-2~k+1加法器基于单位门模型的性能分析 | 第45-46页 |
·模2~n-2~k+1加法器 | 第46-57页 |
·模2~n-2~k+1加法器的设计 | 第47-52页 |
·模2~n-2~k+1加法器的 VLSI 实现结构 | 第52-56页 |
·模2~n-2~k+1加法器基于单位门模型的性能分析 | 第56-57页 |
·本章小结 | 第57-58页 |
第四章 模乘法器的设计 | 第58-71页 |
·模2~n-2~k乘法器 | 第58-65页 |
·第一类修正方法 | 第58-59页 |
·第二类修正方法 | 第59-62页 |
·模2~n-2~k乘法器的设计 | 第62-64页 |
·模2~n-2~k乘法器的 VLSI 实现结构 | 第64-65页 |
·模2~n-2~k乘法器的所用资源对比 | 第65页 |
·模2~n-2~k+1乘法器 | 第65-70页 |
·模2~n-2~k+1乘法器的设计 | 第65-68页 |
·模2~n-2~k+1乘法器的 VLSI 实现结构 | 第68-69页 |
·模2~n-2~k+1乘法器的所用资源对比 | 第69-70页 |
·本章小结 | 第70-71页 |
第五章 逻辑综合结果对比 | 第71-76页 |
·设计实现方法 | 第71-72页 |
·模2~n-2~k+1加法器的 DC 综合对比结果 | 第72-73页 |
·模2~n-2~k+1加法器的 DC 综合对比结果 | 第73页 |
·模2~n-2~k乘法器的 DC 综合对比结果 | 第73-74页 |
·模2~n-2~k+1乘法器的 DC 综合对比结果 | 第74-75页 |
·本章小结 | 第75-76页 |
第六章 总结 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-83页 |
攻硕期间取得的研究成果 | 第83-84页 |