当前位置:
首页
--
工业技术
--
无线电电子学、电信技术
--
微电子学、集成电路(IC)
--
大规模集成电路、超大规模集成电路
基于三维NoC的MPSoC温度预测与任务分配研究
基于Wang_Landau采样求解加权圆集布局问题的拟物方法研究
基于负载监测的系统芯片动态频率调节研究
引入C-API的软硬件协同SoC验证技术
基于LEON3和AXI总线的SoC搭建与验证
针对传输线的高速收发器研究
面向应用的可重构片上网络设计与实现
3D-TCNoC热均衡片上网络的设计与评估
高瞬态响应高电源抑制比LDO
基于哈密顿路径的片上网络容错算法
基于Zynq的雷达信号处理器验证平台设计与实现
光片上网络电路交换机制研究
多核SOC片上网络性能解析建模
面向拥塞控制的片上网络设计与实现
基于UVM对IP核UART的验证研究与实现
基于SoC FPGA的视频传输系统设计
基于片上网络设计阶段若干关键技术研究
基于自动代码生成技术的硬件NOC仿真器的设计与实现
基于量子粒子群的三维片上网络布图优化算法研究
基于量子粒群的三维片上网络低功耗映射算法研究
安全SOC芯片UART接口的设计与实现
基于可重构SoC平台的sinc插值设计与实现
基于可重构SoC平台的排序算法设计和自相关算法优化
基于安全SoC芯片指纹KEY的功能设计与实现
基于SoPC的多功能应用系统
SoPC平台下SCI动态配置的设计与实现
基于跨层设计的MPSoC核间高可靠通信体制研究
基于网络演算的片上网络积压上界优化方法研究
片上网络多粒度层次化故障建模与仿真研究
基于UVM的SoC系统验证研究
异构多核片上网络布局优化研究与实现
负载均衡的NoC路由算法研究
面向温度的片上网络设计技术研究
动静态结合NoC映射技术研究
复杂多核系统的调试系统设计与研究
片上网络的系统可工作性建模、仿真与加速
MPSoC中高性能异步仲裁器设计研究
布图规划约束对VLSI设计性能的影响
3D NoC容错路由算法的研究
片上网路自适应路由算法的设计与性能分析
高可靠片上网络关键技术研究
面向视觉信息处理系统的片上网络技术研究
应用定制的粗粒度可重构SoC设计方法研究
面向片上网络的网络演算应用研究
基于SOC低功耗设计的IR drop分析
基于CoreConnect架构SoC芯片PCI-PLB桥的应用与验证
基于IEEE1394的SoC软硬件协同设计和验证
纳米级工艺VLSI芯片低功耗物理设计研究
低功耗3D NoC综合设计优化算法研究
面向异构集成的NoC路由算法研究
上一页
[7]
[8]
[9]
[10]
[11]
下一页