面向拥塞控制的片上网络设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-23页 |
1.1 片上网络研究背景 | 第15-19页 |
1.1.1 晶体管尺寸与单核处理器 | 第15-16页 |
1.1.2 多核SoC的通信问题 | 第16-19页 |
1.2 片上网络的发展与研究意义 | 第19-22页 |
1.2.1 片上网络的发展 | 第19-20页 |
1.2.2 片上网络的研究意义 | 第20-22页 |
1.3 论文内容安排 | 第22-23页 |
第二章 片上网络理论基础 | 第23-39页 |
2.1 拓扑结构 | 第23-26页 |
2.2 路由算法 | 第26-28页 |
2.2.1 死锁与活锁 | 第26-28页 |
2.2.2 确定性路由算法 | 第28页 |
2.2.3 自适应路由算法 | 第28页 |
2.3 流控与数据交换策略 | 第28-30页 |
2.4 仲裁机制 | 第30-33页 |
2.4.1 固定优先级仲裁器 | 第30页 |
2.4.2 可变优先级仲裁器 | 第30-33页 |
2.5 二维Mesh片上网络系统结构 | 第33-37页 |
2.5.1 路由器节点间的通讯 | 第34-35页 |
2.5.2 数据分组 | 第35-36页 |
2.5.3 路由器单元结构 | 第36-37页 |
2.6 本章小结 | 第37-39页 |
第三章 基于拥塞控制的片上网络设计 | 第39-55页 |
3.1 分流拓扑结构的设计 | 第39-45页 |
3.1.1 分流拓扑结构工作原理 | 第39-41页 |
3.1.2 分流拓扑结构中路由算法的设计 | 第41-45页 |
3.2 基于拥塞信息的自适应路由算法设计 | 第45-51页 |
3.2.1 转弯模型的使用 | 第45-46页 |
3.2.2 拥塞信息的使用 | 第46-48页 |
3.2.3 自适应路由算法的实现 | 第48-51页 |
3.3 注入控制逻辑设计 | 第51-53页 |
3.4 本章小结 | 第53-55页 |
第四章 功能仿真与性能评估 | 第55-67页 |
4.1 片上网络仿真测试平台 | 第55-56页 |
4.2 网络负载 | 第56-57页 |
4.3 仿真与测试 | 第57-63页 |
4.3.1 功能仿真 | 第57-58页 |
4.3.2 网络吞吐率 | 第58-61页 |
4.3.3 平均延时 | 第61-63页 |
4.4 DC综合 | 第63-65页 |
4.5 本章小结 | 第65-67页 |
第五章 总结与展望 | 第67-69页 |
参考文献 | 第69-73页 |
致谢 | 第73-75页 |
作者简介 | 第75-76页 |