当前位置:
首页
--
工业技术
--
自动化技术、计算机技术
--
计算技术、计算机技术
--
电子数字计算机(不连续作用电子计算机)
--
运算器和控制器(CPU)
便携式高速低功耗32位RISC流媒体系统的设计
基于FPGA的8位增强型CPU设计与验证
八位微控制器IP核的设计与FPGA原型验证研究
Cache低功耗技术研究及SimpleScalar模拟器分析
基于Blackfin处理器ADSP-BF537的H.264视频编码器的实现与优化
浮点32位并行乘法器设计与研究
浮点32位ALU研究及IP设计
浮点32位DSP中DMA模块IP建库技术研究
一款8位RISC MCU的设计
基于ARM7TDMI的Cache的设计与验证
16位DSP IP核的设计与验证技术
基于精简指令8位微控制器全定制设计
DSP低功耗设计技术
手机多媒体协处理器芯片的应用与实现
基于VxWorks的S3C2440开发板上DM9000网络芯片驱动开发
基于ARM的SDSM操作系统处理机管理技术研究
基于SOC的MCU设计技术研究
AES协处理器IP核的设计与实现
OpenRISC1200处理器的研究和验证
基于Verilog语言的DMA控制器的设计与仿真
基于“龙腾R2”微处理器测试结构设计与研究
基于双端口RAM的数据Cache的研究与实现
基于AltiVec技术的向量处理单元ALU设计与实现
网络处理器中包分类引擎设计
X86系统保护模式的实现与优化
基于“龙腾R2”微处理器ICD系统设计与实现
嵌入式RISC处理器中指令流水单元的设计
基于“龙腾R2”微处理器的SMT结构的研究
双核处理器多级Cache的研究
X86指令双发射译码控制部件的设计
小波降噪的DSP嵌入式准实时实现研究
高性能微处理器中缓存器(CACHE)的后端设计
动态可配置分离Cache的研究与设计
兼容MC68HC08的MCU IP核设计与实现
浮点单元超越函数的硬件实现及其优化
32位嵌入式处理器的Cache设计
热管传热性能检测系统及其检测评估方法
基于EFI/Tiano的协处理器模型的设计与实现
异步处理器的研究与设计
基于ARM软核的AHB-PC Card主机端IP核控制寄存器关键模块设计
64位高性能微处理器中存储管理单元的研究与实现
高性能CPU中除法器的设计
64位高性能嵌入式CPU中乘法器单元的设计与实现
基于FPGA的64位CPU验证平台的建立
64位高性能嵌入式CPU中系统协处理器的设计与实现
64位微处理器中数据缓存的设计与实现
可重配置处理器架构的研究
32位5级流水线嵌入式处理器设计
面向可信计算平台的SHA-1协处理器研究与实现
基于网络处理器的IPv6组播技术研究
上一页
[24]
[25]
[26]
[27]
[28]
下一页