浮点32位ALU研究及IP设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-12页 |
·自主设计DSP芯片的重要意义 | 第8-10页 |
·DSP芯片中ALU的发展概况 | 第10-11页 |
·论文的主要工作 | 第11-12页 |
第二章 SMDSP简介 | 第12-18页 |
·SMDSP的CPU体系结构 | 第12-13页 |
·补码 | 第13-14页 |
·SMDSP的数据格式 | 第14-17页 |
·整数格式 | 第14-15页 |
·无符号整数格式 | 第15页 |
·浮点格式 | 第15-17页 |
·小结 | 第17-18页 |
第三章 FALU算法的研究 | 第18-32页 |
·定点数加法算法研究 | 第18-28页 |
·一位加法器 | 第18-21页 |
·串行进位加法器 | 第21-23页 |
·并行先行进位加法器 | 第23-28页 |
·混合加法器 | 第28页 |
·浮点加法器的算法研究 | 第28-31页 |
·典型的浮点算术路径 | 第28-30页 |
·浮点路径设计中的低功耗考虑 | 第30-31页 |
·小结 | 第31-32页 |
第四章SMDSP-FALU的结构及IP设计 | 第32-66页 |
·SMDSP-FALU的结构设计思想 | 第32-33页 |
·SMDSP-FALU浮点加法器的设计思想 | 第33-34页 |
·SMDSP-FALU关键功能单元的设计 | 第34-38页 |
·SMDSP-FALU的控制 | 第38-39页 |
·SMDSP-FALU 的体系结构 | 第39-41页 |
·SMDSP-FALU模块的IP设计 | 第41-63页 |
·指数预处理 | 第41-44页 |
·数据输入 | 第44-46页 |
·逻辑操作 | 第46-47页 |
·右移移位器、移位控制、数据 | 第47-49页 |
·尾数加法器结构、数据 | 第49-51页 |
·前导0/1 判断 | 第51-56页 |
·尾数规格化(左移移位器、移位控制、数据) | 第56-57页 |
·指数调整 | 第57-60页 |
·运算结果 | 第60-61页 |
·移位值编码 | 第61页 |
·整型结果判零 | 第61-63页 |
·FALU对ST影响的条件 | 第63-65页 |
·小结 | 第65-66页 |
第五章 FALU IP的仿真与验证 | 第66-74页 |
·代码功能仿真 | 第66-70页 |
·网表的形式验证 | 第70-74页 |
结论 | 第74-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-80页 |
研究成果 | 第80页 |