一款8位RISC MCU的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·RISC体系结构的发展和特点 | 第9-10页 |
| ·8 位MCU的现状和发展前景 | 第10-11页 |
| ·论文课题的意义 | 第11页 |
| ·论文课题的主要研究工作 | 第11页 |
| ·论文课题的设计流程 | 第11-12页 |
| ·论文课题的研究成果 | 第12页 |
| ·论文课题的主要内容 | 第12-15页 |
| 第二章 MCU体系结构的设计 | 第15-27页 |
| ·MCU系统结构 | 第15-16页 |
| ·流水线的设计 | 第16-18页 |
| ·时序设计 | 第18页 |
| ·中断系统 | 第18-19页 |
| ·数据存储系统 | 第19-20页 |
| ·工作寄存器 | 第20-21页 |
| ·间接寻址寄存器(IAR/R0) | 第20页 |
| ·计数/定时寄存器(TCC/R1) | 第20页 |
| ·程序指针寄存器(PC/R2) | 第20页 |
| ·状态标志寄存器(SR/R3) | 第20页 |
| ·RAM选择寄存器(RSR/R4) | 第20页 |
| ·PORT5 寄存器(R5) | 第20-21页 |
| ·PORT6 寄存器(R6) | 第21页 |
| ·中断状态寄存器(RF) | 第21页 |
| ·特殊功能寄存器 | 第21-24页 |
| ·累加器(ACC) | 第21页 |
| ·控制寄存器(IOC1) | 第21-22页 |
| ·PORT5 控制寄存器(IOC5) | 第22页 |
| ·PORT6 控制寄存器(IOC6) | 第22页 |
| ·下拉控制寄存器(IOCB) | 第22页 |
| ·漏极开路控制寄存器(IOCC) | 第22-23页 |
| ·上拉控制寄存器(IOCD) | 第23-24页 |
| ·WDT控制寄存器(IOCE) | 第24页 |
| ·中断屏蔽寄存器(IOCF) | 第24页 |
| ·I/O输入输出单元 | 第24页 |
| ·振荡器 | 第24-27页 |
| 第三章 MCU的指令系统 | 第27-41页 |
| ·MCU指令概述 | 第27-28页 |
| ·控制类指令 | 第28页 |
| ·逻辑运算类指令 | 第28页 |
| ·位操作类指令 | 第28页 |
| ·数据传输类指令 | 第28页 |
| ·特殊功能类指令 | 第28页 |
| ·MCU的寻址方式 | 第28-29页 |
| ·立即数寻址方式 | 第28-29页 |
| ·直接寻址方式 | 第29页 |
| ·间接寻址方式 | 第29页 |
| ·位寻址方式 | 第29页 |
| ·隐含寻址方式 | 第29页 |
| ·MCU的指令说明 | 第29-41页 |
| 第四章 MCU主要模块的设计 | 第41-57页 |
| ·ALU模块的设计 | 第41-45页 |
| ·数的表示 | 第41-42页 |
| ·标志位 | 第42-43页 |
| ·超前进位加法器 | 第43-44页 |
| ·ALU模块的实现 | 第44-45页 |
| ·PC指针模块的设计 | 第45-47页 |
| ·下一条指令地址的实现 | 第45-47页 |
| ·从ROM中读取指令 | 第47页 |
| ·控制机模块的设计 | 第47-49页 |
| ·时钟产生的模块 | 第47页 |
| ·指令寄存模块的设计 | 第47页 |
| ·译码模块的设计 | 第47-48页 |
| ·中断控制模块的设计 | 第48-49页 |
| ·休眠/唤醒模块的设计 | 第49-50页 |
| ·复位模块的设计 | 第50-51页 |
| ·定时计数器/看门狗模块 | 第51-52页 |
| ·I/O端口模块的设计 | 第52-53页 |
| ·数据存储模块的设计 | 第53-57页 |
| 第五章 MCU的验证和实现 | 第57-63页 |
| ·MCU的验证方法 | 第57页 |
| ·MCU数字部分的RTL代码实现 | 第57-58页 |
| ·通用的代码风格 | 第57-58页 |
| ·可综合的代码风格 | 第58页 |
| ·MCU数字部分的RTL代码实现 | 第58页 |
| ·编译器的设计 | 第58页 |
| ·系统的FPGA验证 | 第58-60页 |
| ·后端设计 | 第60-63页 |
| ·逻辑综合 | 第60-61页 |
| ·版图设计 | 第61-63页 |
| 第六章 结束语 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-69页 |
| 在学期间研究成果 | 第69页 |