DSP低功耗设计技术
摘要 | 第1-7页 |
Abstract | 第7-10页 |
第一章 绪论 | 第10-14页 |
·研究背景 | 第10-12页 |
·低功耗设计的必要性 | 第10-11页 |
·国内外的研究现状 | 第11-12页 |
·论文的研究意义 | 第12页 |
·论文的主要工作与内容编排 | 第12-14页 |
第二章 低功耗设计技术 | 第14-36页 |
·低功耗设计概述 | 第14-16页 |
·低功耗设计背景 | 第14-16页 |
·低功耗设计技术的发展现状 | 第16页 |
·集成电路低功耗设计技术 | 第16-24页 |
·集成电路的功耗分析 | 第17-21页 |
·降低功耗的基本方法 | 第21-23页 |
·降低功耗的途径 | 第23-24页 |
·不同层次的低功耗设计技术 | 第24-34页 |
·系统结构级低功耗设计技术 | 第24-27页 |
·RTL级低功耗设计技术 | 第27-31页 |
·门级低功耗设计技术 | 第31-32页 |
·电路级低功耗设计技术 | 第32-34页 |
·本章小结 | 第34-36页 |
第三章 嵌入式DSP架构 | 第36-54页 |
·嵌入式系统概述 | 第36-38页 |
·嵌入式微处理器 | 第37-38页 |
·嵌入式DSP | 第38-42页 |
·DSP概述 | 第38-39页 |
·DSP的分类 | 第39-41页 |
·DSP发展现状 | 第41-42页 |
·嵌入式DSP系统架构 | 第42-45页 |
·DSP的组成 | 第42-43页 |
·DSP流水线设计 | 第43-45页 |
·DSP硬件结构设计 | 第45-52页 |
·程序地址产生器 | 第45-47页 |
·数据地址产生器 | 第47-49页 |
·存储器控制器 | 第49-50页 |
·中央算术逻辑单元 | 第50-51页 |
·并行逻辑单元 | 第51-52页 |
·本章小结 | 第52-54页 |
第四章 嵌入式DSP总线编码技术 | 第54-70页 |
·嵌入式DSP功耗分析 | 第54-55页 |
·低功耗总线编码技术 | 第55-60页 |
·格雷编码技术 | 第55-56页 |
·T0 编码技术 | 第56-58页 |
·T0-C编码技术 | 第58-59页 |
·翻转编码技术 | 第59-60页 |
·本论文使用的总线编码技术 | 第60-68页 |
·新型的程序总线编码技术 | 第60-64页 |
·改进的T0 编码技术 | 第64-66页 |
·新型翻转编码技术 | 第66-68页 |
·本章小结 | 第68-70页 |
第五章 结束语 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-77页 |
研究成果 | 第77页 |