16位DSP IP核的设计与验证技术
| 摘要 | 第1-7页 |
| Abstract | 第7-10页 |
| 第一章 绪论 | 第10-16页 |
| ·DSP概述 | 第10-11页 |
| ·研究的目的 | 第11-12页 |
| ·国内外DSP发展的动态 | 第12-15页 |
| ·DSP芯片的发展历程 | 第12页 |
| ·DSP的发展现状 | 第12-13页 |
| ·DSP的发展趋势 | 第13-15页 |
| ·本文的基本结构 | 第15-16页 |
| 第二章 数字IC设计与验证方法概述 | 第16-30页 |
| ·数字IC设计概述 | 第16-17页 |
| ·数字IC验证概述 | 第17-20页 |
| ·仿真技术 | 第18-19页 |
| ·静态技术 | 第19页 |
| ·形式技术 | 第19-20页 |
| ·物理验证与分析 | 第20页 |
| ·FPGA验证 | 第20-30页 |
| ·FPGA的基本结构 | 第20-24页 |
| ·FPGA验证流程 | 第24-26页 |
| ·FPGA设计的指导原则 | 第26-30页 |
| 第三章 DSP M320C50 的结构分析 | 第30-52页 |
| ·中央处理器(CPU) | 第30-42页 |
| ·中央算术逻辑单元(CALU) | 第31-33页 |
| ·并行逻辑单元(PLU) | 第33-34页 |
| ·流水线控制 | 第34-35页 |
| ·程序地址产生器 | 第35-37页 |
| ·数据地址产生器(DAG) | 第37-39页 |
| ·存储器控制器 | 第39-42页 |
| ·外设 | 第42-46页 |
| ·串口 | 第42-43页 |
| ·时分复用(TDM)串口 | 第43-45页 |
| ·定时器 | 第45-46页 |
| ·等待状态产生器 | 第46页 |
| ·中断产生器 | 第46页 |
| ·存储映射I/O端口 | 第46页 |
| ·存储映射寄存器 | 第46-47页 |
| ·存储器配置 | 第47-52页 |
| ·程序存储器 | 第48-49页 |
| ·数据存储器 | 第49页 |
| ·内部单口RAM的直接访问(DMA) | 第49-52页 |
| 第四章 DSP的验证与实例分析 | 第52-62页 |
| ·功能验证 | 第52-54页 |
| ·黑盒验证 | 第52-53页 |
| ·白盒验证 | 第53页 |
| ·灰盒验证 | 第53-54页 |
| ·时序仿真 | 第54-55页 |
| ·指令的仿真验证 | 第55-56页 |
| ·FPGA原型机验证 | 第56-62页 |
| ·FPGA存储器和PLL配置 | 第56页 |
| ·DSP的程序开发 | 第56-60页 |
| ·FPGA原型机验证 | 第60-62页 |
| 第五章 结束语 | 第62-64页 |
| 致谢 | 第64-66页 |
| 参考文献 | 第66-68页 |
| 附录 | 第68-74页 |
| 研究成果 | 第74页 |