摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·处理器简介 | 第7-8页 |
·论文课题的背景和意义 | 第8-9页 |
·本文所做工作 | 第9-11页 |
第二章 处理器设计概述 | 第11-19页 |
·处理器架构主要技术特点 | 第11-13页 |
·网络处理器及微引擎架构 | 第13-16页 |
·芯片前端设计和 SoC 技术 | 第16-19页 |
第三章 RISC 处理器关键技术 | 第19-37页 |
·流水线技术 | 第19-34页 |
·流水线的思想和优势 | 第19-20页 |
·DLX 流水线 | 第20-24页 |
·流水线的主要障碍—流水线冒险 | 第24-32页 |
·流水线上的其他高级技术 | 第32-34页 |
·存储结构 | 第34-37页 |
·片上缓存 | 第34-35页 |
·虚拟存储管理 | 第35-37页 |
第四章 OpenRISC1200 处理器架构分析 | 第37-47页 |
·OpenRISC1200 处理器整体结构和指令集分析 | 第37-41页 |
·OpenRISC1200 处理器的整体架构 | 第37-39页 |
·OR1200 处理器的指令集 | 第39-41页 |
·处理核结构分析 | 第41-47页 |
第五章 OpenRISC1200 处理器的验证 | 第47-62页 |
·对处理核的软件级仿真分析 | 第47-57页 |
·仿真测试环境介绍 | 第47-48页 |
·处理器核启动及PC 变化的仿真 | 第48-49页 |
·对指令的仿真测试 | 第49-55页 |
·对流水线旁路技术的仿真 | 第55-57页 |
·搭建FPGA 测试环境的系统级仿真 | 第57-62页 |
·处理器硬件验证系统的设计 | 第57-58页 |
·处理器软件验证系统的设计 | 第58-60页 |
·对处理器的调试手段和方法 | 第60-62页 |
第六章 一种基于网络处理任务的RISC 处理器设计 | 第62-68页 |
·指令集的设计及实现 | 第62-65页 |
·功能单元的设计及实现 | 第65-66页 |
·存储体系的设计及实现 | 第66-67页 |
·对NS-RISC 处理器的性能分析 | 第67-68页 |
结束语 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-72页 |
研究成果 | 第72-73页 |