32位5级流水线嵌入式处理器设计
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 引言 | 第8-13页 |
·课题背景与意义 | 第8-9页 |
·处理器软核发展动态 | 第9-10页 |
·课题研究内容 | 第10-11页 |
·论文的组织 | 第11-13页 |
第二章 BETA 指令集结构 | 第13-31页 |
·计算机模型 | 第13页 |
·指令编码 | 第13-14页 |
·指令概述 | 第14-15页 |
·指令规范 | 第15-24页 |
·异常处理的扩充 | 第24-26页 |
·软件约定 | 第26-29页 |
·BETA 指令格式小结 | 第29-31页 |
第三章 BETA5 处理器设计 | 第31-62页 |
·BETA5 处理器整体结构设计 | 第31-32页 |
·ALU 设计 | 第32-34页 |
·流水线冒险问题 | 第34-38页 |
·旁路控制逻辑设计 | 第38-41页 |
·CACHE 分析与设计 | 第41-49页 |
·动态分支预测技术分析 | 第49-57页 |
·取指令模块设计 | 第57-58页 |
·异常与中断处理 | 第58-59页 |
·流水线控制器设计 | 第59-62页 |
第四章 BETA5 的仿真与测试 | 第62-70页 |
·软件仿真与测试 | 第62-66页 |
·使用FPGA 进行硬件测试 | 第66-70页 |
第五章 总结及未来的工作 | 第70-72页 |
·总结 | 第70页 |
·未来的工作 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |
攻硕期间取得的研究成果 | 第75-76页 |