浮点32位DSP中DMA模块IP建库技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-18页 |
·SOC设计概述 | 第8-11页 |
·IP核的生成和复用 | 第11-13页 |
·课题来源及本文工作 | 第13-18页 |
·关于DSP | 第13-15页 |
·DSP IP建库 | 第15-16页 |
·本文工作及论文安排 | 第16-18页 |
第二章 32 位浮点DSP及DMA模块 | 第18-28页 |
·C32 介绍 | 第18-23页 |
·C32 系统结构 | 第18-21页 |
·系统总线 | 第21-23页 |
·IO通讯方式与DMA | 第23-28页 |
·常用IO传输控制方式 | 第24-25页 |
·DMA的原理及工作方式 | 第25页 |
·C32 的DMA介绍 | 第25-28页 |
第三章 DMA行为及体系结构设计 | 第28-52页 |
·DMA行为设计 | 第28-38页 |
·数字系统行为设计 | 第28-29页 |
·DMA传输模式设计 | 第29-36页 |
·DMA传输功能时序设计 | 第36-38页 |
·DMA结构设计 | 第38-52页 |
·DMA控制器的基本架构 | 第38-39页 |
·DMA控制器主要电路 | 第39-52页 |
第四章 DMA的RTL实现 | 第52-68页 |
·数字系统RTL的Verilog HDL描述 | 第52-54页 |
·数字系统的RTL划分及描述 | 第52-53页 |
·Verilog HDL简介 | 第53-54页 |
·DMA控制部分实现 | 第54-62页 |
·DMA地址产生控制单元实现 | 第54-60页 |
·DMA读写状态机 | 第60-62页 |
·DMA数据通道部分实现 | 第62-68页 |
第五章 DMA的仿真结果及分析 | 第68-76页 |
·DMA传输的中止与启动 | 第68-72页 |
·存储器模型的引入 | 第68-72页 |
·DMA与中断 | 第72-76页 |
第六章 结束语 | 第76-80页 |
参考文献 | 第80-82页 |
研究成果 | 第82页 |