| 摘要 | 第1-7页 |
| ABSTRACT | 第7-11页 |
| 第1章 绪论 | 第11-19页 |
| ·研究背景及乘法器设计发展的概况 | 第11-13页 |
| ·研究背景与现实意义 | 第11-12页 |
| ·乘法器设计发展概况 | 第12-13页 |
| ·全定制设计方法流程 | 第13-15页 |
| ·主要工作 | 第15-16页 |
| ·主要创新点 | 第16-17页 |
| ·内容安排 | 第17-19页 |
| 第2章 乘法运算的基本原理和Booth算法 | 第19-33页 |
| ·乘法运算的基本原理 | 第19-23页 |
| ·乘法器的一种硬件实现方法 | 第20-22页 |
| ·关于有符号数乘法 | 第22页 |
| ·移位相加乘法器的分析 | 第22-23页 |
| ·Booth算法 | 第23-28页 |
| ·Booth算法的基本原理 | 第23-25页 |
| ·基4的Booth算法 | 第25-28页 |
| ·阵列乘法器基础 | 第28-33页 |
| ·并行产生部分积 | 第28-29页 |
| ·阵列乘法器 | 第29-30页 |
| ·补位逻辑 | 第30-33页 |
| 第3章 乘法器中加法阵列的结构设计 | 第33-56页 |
| ·加法器单元 | 第33-39页 |
| ·一位全加器 | 第33-34页 |
| ·串行进位加法器 | 第34-35页 |
| ·超前进位加法器 | 第35-37页 |
| ·进位保留加法器 | 第37-39页 |
| ·阵列乘法器 | 第39-43页 |
| ·乘法器结构的选择 | 第40-41页 |
| ·线性阵列乘法器 | 第41页 |
| ·基于水平压缩矩阵的并行阵列乘法器 | 第41-43页 |
| ·树型乘法器 | 第43-47页 |
| ·双线性结构乘法器 | 第43-44页 |
| ·Wallace树型乘法器 | 第44-45页 |
| ·ZM树型乘法器 | 第45-46页 |
| ·OS树型乘法器 | 第46-47页 |
| ·基于4-2压缩器的乘法器结构设计 | 第47-50页 |
| ·改进的wallace树型乘法器结构的设计 | 第50-54页 |
| ·选择该结构的依据 | 第51-52页 |
| ·对结构的分析 | 第52页 |
| ·与各种乘法器结构的比较 | 第52-54页 |
| ·乘法器结构设计小结 | 第54-56页 |
| 第4章 基于流水线技术的64位树型乘法器的设计与实现 | 第56-86页 |
| ·流水线基础 | 第56-58页 |
| ·MIPS流水线结构 | 第56-57页 |
| ·基于流水线结构的指令集设计要求 | 第57-58页 |
| ·64位定点乘法指令集 | 第58-65页 |
| ·基于R4000的基本指令 | 第59-61页 |
| ·增强乘法器功能的扩充指令 | 第61-63页 |
| ·乘法器指令的对设计提出的要求 | 第63-64页 |
| ·对乘法器指令实现的分析 | 第64-65页 |
| ·基于流水线的64位树型结构乘法器的实现 | 第65-75页 |
| ·参与运算的操作数和阵列求和的部分积 | 第65-66页 |
| ·64x64位乘法指令的实现 | 第66-69页 |
| ·64x64位乘法对部分积的压缩过程 | 第66-68页 |
| ·64x64位乘法运算指令的流水线 | 第68-69页 |
| ·32x32位乘法指令的实现 | 第69-70页 |
| ·传输型指令的实现 | 第70-71页 |
| ·基于流水线的64位定点乘法器的结构 | 第71-75页 |
| ·树型乘法器的电路实现与仿真结果 | 第75-83页 |
| ·Booth编码电路 | 第75-77页 |
| ·符号扩展的补位逻辑电路 | 第77-78页 |
| ·CSA电路 | 第78页 |
| ·4-2压缩器电路 | 第78-80页 |
| ·电路仿真结果 | 第80-83页 |
| ·功能验证与物理实现 | 第83-86页 |
| ·功能验证 | 第83-84页 |
| ·物理实现 | 第84-86页 |
| 第5章 总结与展望 | 第86-89页 |
| ·对本设计的总结 | 第86-87页 |
| ·进一步的工作要 | 第87-89页 |
| 致谢 | 第89-90页 |
| 参考文献 | 第90-93页 |
| 个人简历在读期间发表的学术论文和研究成果 | 第93页 |