高清晰多媒体接口发送器内锁相环的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 第一章 引言 | 第6-9页 |
| ·研究背景和目的 | 第6-8页 |
| ·本文主要工作 | 第8-9页 |
| 第二章 锁相环工作原理及性能指标 | 第9-22页 |
| ·锁相环的基本概念 | 第9-10页 |
| ·锁相环的分类 | 第10-11页 |
| ·锁相环的基本结构及工作原理 | 第11-15页 |
| ·鉴频/鉴相器 | 第11-12页 |
| ·电荷泵 | 第12-13页 |
| ·低通滤波器 | 第13-14页 |
| ·压控振荡器 | 第14-15页 |
| ·锁相环的线性模型 | 第15-18页 |
| ·Ⅰ 型锁相环 | 第15-16页 |
| ·Ⅱ型锁相环 | 第16-18页 |
| ·锁相环的性能指标 | 第18-22页 |
| ·锁相环的噪声特性 | 第18-21页 |
| ·锁相环的动态性能 | 第21-22页 |
| 第三章 锁相环电路的设计 | 第22-49页 |
| ·鉴频/鉴相器设计 | 第22-27页 |
| ·鉴频/鉴相器工作原理 | 第22-24页 |
| ·鉴频/鉴相器的几种经典电路 | 第24-26页 |
| ·鉴频/鉴相器设计采用电路 | 第26-27页 |
| ·电荷泵和低通滤波器的设计 | 第27-33页 |
| ·电荷泵的设计 | 第27-31页 |
| ·低通滤波器的设计 | 第31-33页 |
| ·压控振荡器的设计 | 第33-45页 |
| ·环形震荡电路分析 | 第33-35页 |
| ·LC振荡电路分析 | 第35页 |
| ·VCO电路设计需要考虑的问题 | 第35-38页 |
| ·环形振荡电路的典型架构分析 | 第38-40页 |
| ·压控振荡器具体电路设计 | 第40-45页 |
| ·分频器的设计 | 第45-48页 |
| ·分频电路框架 | 第45-46页 |
| ·分频电路单元架构 | 第46-48页 |
| ·低压差线性稳压器 | 第48-49页 |
| 第四章 锁相环电路的验证 | 第49-52页 |
| ·各种仿真工具的介绍 | 第49页 |
| ·电路性能的前仿结果 | 第49-51页 |
| ·频率范围 | 第49-50页 |
| ·锁定时间 | 第50页 |
| ·输出时钟信号的抖动 | 第50-51页 |
| ·电路性能参数前仿结果分析 | 第51-52页 |
| 第五章 版图设计及后仿 | 第52-56页 |
| ·版图设计规则 | 第52-53页 |
| ·版图设计 | 第53页 |
| ·电路性能的后仿结果 | 第53-55页 |
| ·频率范围 | 第53-54页 |
| ·锁定时间 | 第54页 |
| ·输出时钟信号的抖动 | 第54-55页 |
| ·电路性能参数后仿结果分析 | 第55-56页 |
| 第六章 电路芯片实测 | 第56-59页 |
| ·PCB电路及使用仪器 | 第56页 |
| ·测试结果 | 第56-58页 |
| ·结果分析 | 第58-59页 |
| 结束语 | 第59-60页 |
| 参考文献 | 第60-62页 |
| 致谢 | 第62-63页 |