目录 | 第1-4页 |
摘要 | 第4-5页 |
Abstract | 第5-7页 |
第一章 绪论 | 第7-10页 |
·研究背景 | 第7-8页 |
·锁相环的应用与发展 | 第8-9页 |
·主要工作简介 | 第9-10页 |
第二章 锁相环路相关工作原理及特性 | 第10-23页 |
·自动控制理论 | 第10-11页 |
·PLL工作原理 | 第11-16页 |
·PLL体系结构 | 第11页 |
·鉴相器工作原理 | 第11-12页 |
·滤波器工作原理 | 第12-13页 |
·压控振荡器 | 第13-14页 |
·电荷泵 | 第14-15页 |
·锁相环系统传输函数 | 第15-16页 |
·DLL工作原理 | 第16-17页 |
·抖动和噪声 | 第17-19页 |
·PLL和DLL的系统线性噪声模型 | 第19-21页 |
·PLL的系统线性噪声模型 | 第19-20页 |
·DLL的系统线性噪声模型 | 第20-21页 |
·PLL与DLL的特点及应用 | 第21-23页 |
·PLL的特点 | 第21页 |
·DLL的特点 | 第21-23页 |
第三章 延迟锁相环模块单元设计 | 第23-43页 |
·延迟单元 | 第23-25页 |
·延迟单元 | 第23-25页 |
·延迟线的设计 | 第25页 |
·防错锁电路 | 第25-28页 |
·鉴相器 | 第28-31页 |
·环路滤波器的选择 | 第31-33页 |
·电荷泵 | 第33-39页 |
·电荷泵结构的讨论 | 第33-35页 |
·电荷泵的非理想效应和解决 | 第35-37页 |
·鉴相器-电荷泵的相位误差的讨论 | 第37-39页 |
·偏置电压产生电路 | 第39页 |
·低压差线性稳压器 | 第39-41页 |
·输出缓冲模块 | 第41-43页 |
第四章 延迟锁相环电路设计及版图设计 | 第43-52页 |
·DLL的整体电路设计 | 第43-46页 |
·关于电路的匹配设计 | 第46-47页 |
·版图设计 | 第47-52页 |
·STI stress effect效应的消除 | 第47-48页 |
·金属线电流密度规则 | 第48页 |
·40级延迟单元的版图匹配 | 第48-50页 |
·重要信号的版图保护 | 第50页 |
·版图的匹配 | 第50-51页 |
·关于ESD的考虑 | 第51-52页 |
第五章 计算及仿真 | 第52-56页 |
·理论计算 | 第52-53页 |
·MATLAB模型仿真 | 第53页 |
·输出信号性能环路仿真结果 | 第53-56页 |
·周期抖动 | 第53-54页 |
·跟随能力 | 第54-55页 |
·相位平衡 | 第55页 |
·Phase-balance(VCONO-VCON39) | 第55-56页 |
第六章 测试结果与总结 | 第56-60页 |
·测试板的优化 | 第56页 |
·测试结果 | 第56-59页 |
·输出信号的抖动 | 第56-58页 |
·延迟时间的测试 | 第58页 |
·功耗测试结果 | 第58-59页 |
·本章小结 | 第59-60页 |
第七章 全文总结和未来工作 | 第60-61页 |
参考文献 | 第61-63页 |
致谢 | 第63-64页 |