首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

一种多相位输出延迟锁相环的研究和设计

目录第1-4页
摘要第4-5页
Abstract第5-7页
第一章 绪论第7-10页
   ·研究背景第7-8页
   ·锁相环的应用与发展第8-9页
   ·主要工作简介第9-10页
第二章 锁相环路相关工作原理及特性第10-23页
   ·自动控制理论第10-11页
   ·PLL工作原理第11-16页
     ·PLL体系结构第11页
     ·鉴相器工作原理第11-12页
     ·滤波器工作原理第12-13页
     ·压控振荡器第13-14页
     ·电荷泵第14-15页
     ·锁相环系统传输函数第15-16页
   ·DLL工作原理第16-17页
   ·抖动和噪声第17-19页
   ·PLL和DLL的系统线性噪声模型第19-21页
     ·PLL的系统线性噪声模型第19-20页
     ·DLL的系统线性噪声模型第20-21页
   ·PLL与DLL的特点及应用第21-23页
     ·PLL的特点第21页
     ·DLL的特点第21-23页
第三章 延迟锁相环模块单元设计第23-43页
   ·延迟单元第23-25页
     ·延迟单元第23-25页
     ·延迟线的设计第25页
   ·防错锁电路第25-28页
   ·鉴相器第28-31页
   ·环路滤波器的选择第31-33页
   ·电荷泵第33-39页
     ·电荷泵结构的讨论第33-35页
     ·电荷泵的非理想效应和解决第35-37页
     ·鉴相器-电荷泵的相位误差的讨论第37-39页
   ·偏置电压产生电路第39页
   ·低压差线性稳压器第39-41页
   ·输出缓冲模块第41-43页
第四章 延迟锁相环电路设计及版图设计第43-52页
   ·DLL的整体电路设计第43-46页
   ·关于电路的匹配设计第46-47页
   ·版图设计第47-52页
     ·STI stress effect效应的消除第47-48页
     ·金属线电流密度规则第48页
     ·40级延迟单元的版图匹配第48-50页
     ·重要信号的版图保护第50页
     ·版图的匹配第50-51页
     ·关于ESD的考虑第51-52页
第五章 计算及仿真第52-56页
   ·理论计算第52-53页
   ·MATLAB模型仿真第53页
   ·输出信号性能环路仿真结果第53-56页
     ·周期抖动第53-54页
     ·跟随能力第54-55页
     ·相位平衡第55页
     ·Phase-balance(VCONO-VCON39)第55-56页
第六章 测试结果与总结第56-60页
   ·测试板的优化第56页
   ·测试结果第56-59页
     ·输出信号的抖动第56-58页
     ·延迟时间的测试第58页
     ·功耗测试结果第58-59页
   ·本章小结第59-60页
第七章 全文总结和未来工作第60-61页
参考文献第61-63页
致谢第63-64页

论文共64页,点击 下载论文
上一篇:频移键控在无源光接入网中的应用研究
下一篇:先进光调制格式及其在全双工Radio-over-Fiber系统中的应用