串行RapidIO中数模混合锁相环设计
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-15页 |
·课题背景及意义 | 第11-13页 |
·移动通信的发展 | 第11页 |
·RapidIO 研究的意义和现状 | 第11-12页 |
·锁相环在串行RapidIO 中的作用 | 第12-13页 |
·本文的主要工作 | 第13-14页 |
·本文的内容安排 | 第14-15页 |
第二章 RapidIO 与锁相环技术研究 | 第15-32页 |
·RapidIO 总线简介 | 第15-19页 |
·RapidIO 的优势 | 第15-16页 |
·RapidIO 体系结构概述 | 第16-19页 |
·串行RapidIO 中的锁相环 | 第19-21页 |
·锁相环的建模 | 第21-28页 |
·锁相环的组成原理 | 第21-23页 |
·锁相环的线性模型 | 第23-26页 |
·锁相环的离散模型 | 第26-28页 |
·环路的跟踪与捕获 | 第28-31页 |
·环路的跟踪 | 第28-30页 |
·环路的捕获 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 数模混合锁相环电路设计 | 第32-57页 |
·鉴频鉴相器的设计 | 第32-37页 |
·传统鉴相器的缺点 | 第32-33页 |
·消除死区的PFD 设计 | 第33-37页 |
·电荷泵设计 | 第37-43页 |
·设计中存在的问题 | 第38-39页 |
·消除电压跳变的电荷泵设计 | 第39-43页 |
·压控振荡器设计 | 第43-50页 |
·振荡器的主要类型 | 第43-46页 |
·复式结构环形振荡器设计 | 第46-50页 |
·环路滤波器的设计 | 第50-53页 |
·分频器的设计 | 第53-55页 |
·常用分频器存在的缺点 | 第53页 |
·可编程分频器设计 | 第53-55页 |
·电路级锁定仿真 | 第55-56页 |
·本章小结 | 第56-57页 |
第四章 数模混合锁相环版图设计 | 第57-65页 |
·数字部分版图设计与实现 | 第57-59页 |
·模拟部分版图设计与实现 | 第59-62页 |
·CP 模块的版图实现 | 第59-60页 |
·VCO 模块的版图实现 | 第60-62页 |
·锁相环整体版图实现 | 第62-63页 |
·版图级锁定仿真 | 第63-64页 |
·本章小结 | 第64-65页 |
第五章 结束语 | 第65-67页 |
·本文的工作总结 | 第65页 |
·工作展望 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
作者在学期间取得的学术成果 | 第71页 |