摘要 | 第1-3页 |
Abstract | 第3-6页 |
第一章 引言 | 第6-10页 |
·研究背景 | 第6-8页 |
·研究内容 | 第8-9页 |
·论文结构 | 第9-10页 |
第二章 锁相技术 | 第10-24页 |
·锁相环原理 | 第10-11页 |
·锁相环基本原理 | 第10-11页 |
·延迟锁相环基本原理 | 第11-19页 |
·DLL电路的基本结构 | 第12-16页 |
·开环DLL | 第16-18页 |
·闭环DLL | 第18-19页 |
·传统全数字锁相环设计方法 | 第19-22页 |
·小结 | 第22-24页 |
第三章 改进的开环锁相环的系统结构 | 第24-33页 |
·整体结构实现 | 第24-25页 |
·电路实现 | 第25-32页 |
·时钟延迟补偿电路 | 第27-29页 |
·时钟延迟测量电路 | 第29-30页 |
·相位调节电路 | 第30-31页 |
·延时补偿调整电路 | 第31页 |
·总结及主要问题 | 第31-32页 |
·小结 | 第32-33页 |
第四章 改进的闭环循环鉴相比较快速数字锁相环电路设计 | 第33-61页 |
·整体结构实现 | 第33-34页 |
·电路的工作模式 | 第34-41页 |
·控制流程 | 第36-41页 |
·电路设计 | 第41-59页 |
·模块设计 | 第41-42页 |
·子电路设计 | 第42-59页 |
·版图实现 | 第59-60页 |
·小结 | 第60-61页 |
第五章 电路测试和仿真 | 第61-68页 |
·改进型开环DLL仿真结果 | 第61-63页 |
·仿真方法及结果 | 第61-62页 |
·开环DLL性能比较 | 第62-63页 |
·改进型闭环DLL仿真结果 | 第63-68页 |
·周期测量电路仿真 | 第63-64页 |
·时钟延迟补偿电路仿真 | 第64-65页 |
·数字时钟移相电路仿真 | 第65-66页 |
·时钟频率合成电路仿真 | 第66-67页 |
·闭环DLL性能比较 | 第67页 |
·小结 | 第67-68页 |
第六章 总结和展望 | 第68-72页 |
·总结 | 第68-70页 |
·展望 | 第70-72页 |
参考文献 | 第72-75页 |
致谢 | 第75-76页 |