首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

改进的用于FPGA的数字锁相环电路设计

摘要第1-3页
Abstract第3-6页
第一章 引言第6-10页
   ·研究背景第6-8页
   ·研究内容第8-9页
   ·论文结构第9-10页
第二章 锁相技术第10-24页
   ·锁相环原理第10-11页
     ·锁相环基本原理第10-11页
   ·延迟锁相环基本原理第11-19页
     ·DLL电路的基本结构第12-16页
     ·开环DLL第16-18页
     ·闭环DLL第18-19页
   ·传统全数字锁相环设计方法第19-22页
   ·小结第22-24页
第三章 改进的开环锁相环的系统结构第24-33页
   ·整体结构实现第24-25页
   ·电路实现第25-32页
     ·时钟延迟补偿电路第27-29页
     ·时钟延迟测量电路第29-30页
     ·相位调节电路第30-31页
     ·延时补偿调整电路第31页
     ·总结及主要问题第31-32页
   ·小结第32-33页
第四章 改进的闭环循环鉴相比较快速数字锁相环电路设计第33-61页
   ·整体结构实现第33-34页
   ·电路的工作模式第34-41页
     ·控制流程第36-41页
   ·电路设计第41-59页
     ·模块设计第41-42页
     ·子电路设计第42-59页
   ·版图实现第59-60页
   ·小结第60-61页
第五章 电路测试和仿真第61-68页
   ·改进型开环DLL仿真结果第61-63页
     ·仿真方法及结果第61-62页
     ·开环DLL性能比较第62-63页
   ·改进型闭环DLL仿真结果第63-68页
     ·周期测量电路仿真第63-64页
     ·时钟延迟补偿电路仿真第64-65页
     ·数字时钟移相电路仿真第65-66页
     ·时钟频率合成电路仿真第66-67页
     ·闭环DLL性能比较第67页
     ·小结第67-68页
第六章 总结和展望第68-72页
   ·总结第68-70页
   ·展望第70-72页
参考文献第72-75页
致谢第75-76页

论文共76页,点击 下载论文
上一篇:14比特100兆采样/秒流水线模数转换器
下一篇:FPGA芯片测试方法研究