当前位置:
首页
--
工业技术
--
无线电电子学、电信技术
--
基本电子电路
--
数字电路
低功耗二阶Σ-ΔADC的研究与实现
基于TMS320VC33平台的星载EDAC系统的FPGA设计与实现
面向FPGA设计及应用的EDA关键技术研究
具有误差抑制功能的全数字RDC算法研究
FPGA动态可重构技术及其应用研究
典型矩阵分解的FPGA计算方法研究
FPGA的远程升级研究及应用
基于FPGA的数字电子系统学习板设计
用于高速流水线模数转换器的延迟锁相环的研究与设计
基于光纤非线性的全光模数转换器的研究
FPGA布局布线算法的研究
一种12位100MSPS可配置流水线A/D转换器
一种6-12位可配置低功耗A/D转换器
高精度高速电流舵D/A转换器的数字校准技术及其高层次模型
0.13μm CMOS逐次逼近型模数转换器的设计
基于FPGA的高动态成像设备设计实现
用于高速流水线ADC的高性能采样保持电路研究
高精度∑△ADC设计
高可靠性电路结构设计与应用
用于ZigBee收发器的低功耗ADC关键电路设计
一种16位100MSPS CMOS流水线式模数转换器
基于CMOS0.13μm工艺的1.2V电流舵型DAC设计
用于高速高精度流水线ADC的关键电路设计
10位500M SPS电流舵数模转换器设计
皮秒分辨率的FPGA-TDC技术研究
高速高精度pipeline ADC测试的研究
FPGA功耗及热点分析
10bit 80MS/s流水线模数转换器IP核的研究与设计
一种用于高速D/A转换器的高速流水线低逻辑复杂度DEM译码电路
高速数字时钟电路电磁辐射特性及应用研究
FPGA版图自动生成技术研究
多值量子可逆逻辑电路综合方法的研究
高速OFDM接收机中分时ADC技术研究
16位100MSPS流水线型ADC数字自校正技术的研究与实现
光电混合模数转换的多通道特性研究
高精度ΣΔADC的测试方案研究与性能分析
基于不同域的流水线ADC数字校准方法的设计与实现
基于Matlab/Hspice软件设计的12比特视频数模转换器
一种用于流水线ADC无采样保持放大器模拟前端设计
高精度音频∑-ΔADC数字模块的研究与实现
采用时域失调消除技术的FLASH ADC的研究与设计
逐次逼近型模数转换器数字校准技术研究与实现
11位80MSPS分段式电流舵DAC的设计
Time-interleaved ADC数字校正系统的研究与实现
FPGA在OCD系统中模拟算法的加速应用
14比特50M采样率的Pipeline ADC设计研究
基于压控振荡器的连续时间Sigma-Delta模数转换器研究
多片ADC并行采集系统关键技术的研究
基于分时交替的高速高精度ADC设计与硬件实现
2GSPSA/D转换器中时钟电路仿真分析及版图设计
上一页
[26]
[27]
[28]
[29]
[30]
下一页